流水线实现圣经,可以大幅度提高系统时钟指标,可以提高编程水平
资源简介:流水线实现圣经,可以大幅度提高系统时钟指标,可以提高编程水平
上传时间: 2017-02-20
上传用户:xwd2010
资源简介:主要介绍算法的实现方式和流水线实现,而且有详细的原理介绍,推理,源码和仿真结果
上传时间: 2014-01-04
上传用户:youke111
资源简介:2级流水线实现的8位全加器的VHDL代码,适用于altera系列的FPGA/CPLD
上传时间: 2014-06-15
上传用户:zhanditian
资源简介:基于LabVIEWFPGA的三相锁相环设计与实现摘要:针对传统 FPGA 模式开发的锁相环在实时人机交互方面的不足,设 计 了 基 于 LabVIEW FPGA 技术的三相锁相环;方 案 以 sbRIO-9631模块为硬件平台,利用 LabVIEW 编程控制 FP...
上传时间: 2022-02-18
上传用户:XuVshu
资源简介:基于过采样和∑-△噪声整形技术的DAC能够可靠地把数字信号转换为高精度的模拟信号(大于等于16位)。采用这一架构进行数模转换具有诸多优点,例如极低的失配噪声和更高的可靠性,便于实现嵌入式集成等,最重要的是可以得到其他DAC结构所无法达到的精度和动态范...
上传时间: 2013-07-08
上传用户:从此走出阴霾
资源简介:本文主要研究基于FPGA的高速流水线工作方式的FFT实现。围绕这个目标利用Xilinx公司VIRTEX_Ⅱ系列FPGA,及其提供的ISE设计工具、modelsim仿真工具、Synplify综合工具及MATLAB,完成了流水线工作方式的FFT中基于每一阶运算单元的高效复数乘法器的设计、各阶控制...
上传时间: 2013-04-24
上传用户:KSLYZ
资源简介:基于FPGA流水线CPU控制器的设计与实现:在FPGA上设计并实现了一种具有MIPS风格的CPU硬布线控制器。
上传时间: 2013-08-06
上传用户:qw12
资源简介:基于FPGA的1024点流水线工作方式的FFT实现,适合fpga的技术人员做信号处理参考
上传时间: 2013-08-06
上传用户:netwolf
资源简介:介绍了3DES加密算法的原理并详尽描述了该算法的FPGA设计实现。采用了状态机和流水线技术,使得在面积和速度上达到最佳优化;添加了输入和输出接口的设计以增强该算法应用的灵活性。各模块均用硬件描述语言实现,最终下载到FPGA芯片Stratix EP1S25F780C5中。
上传时间: 2013-08-20
上传用户:HGH77P99
资源简介:计算机体系结构中关于通用5级流水线的模拟实现程序
上传时间: 2014-01-13
上传用户:ljt101007
资源简介:一个32位微处理器的verilog实现源代脉,采用5级流水线和cache技术.
上传时间: 2014-12-21
上传用户:yimoney
资源简介:采用按时间抽选的基4原位算法和坐标旋转数字式计算机(CORDIC)算法实现了一个FFT实时谱分析系统。整个设计采用流水线工作方式,保证了系统的速度,避免了瓶劲的出现;整个系统采用FPGA实现,实验表明,该系统既有DSP器件实现的灵活性又有专用FFT芯片实现的高...
上传时间: 2015-08-14
上传用户:lhc9102
资源简介:龙芯2E处理器用户手册 中国科学院计算技术研究所 意法半导体公司 2006年 9 月 龙芯2E处理器是一款实现64位MIPS III 指令集的通用RISC处理器。龙芯2E的指 令流水线每个时钟周期取四条指令进行译码,并且动态地发射到五个全流水的功能部件 中。虽然指令在保...
上传时间: 2015-08-18
上传用户:saharawalker
资源简介:提出了一种基于FPGA的高阶高速F IR滤波器的设计与实现方法。通过一个169阶的均方根 升余弦滚降滤波器的设计,介绍了如何应用流水线技术来设计高阶高速F IR滤波器,并且对所设计的 FIR滤波器性能、资源占用进行了分析。
上传时间: 2015-11-19
上传用户:jkhjkh1982
资源简介:VERILOG实现多时钟,可以应用于流水线.输入CLK,输出CLK1,CLK2,CLK3
上传时间: 2016-01-26
上传用户:wangchong
资源简介:基于Log_MAP 算法, 提出了一种TURBO 码DSP 实现方案。利用内联函数、循环展开, 软件流水线技术对算法进行了优 化, 在TMS320C6416 芯片上实现了36Mbps 的编码速率及1.6Mbps 译码速率(5 次迭代)。该方案可以灵活设置码率、帧长、迭 代次数等关键参数, 适用于...
上传时间: 2014-11-30
上传用户:WMC_geophy
资源简介:介绍了3DES加密算法的原理并详尽描述了该算法的FPGA设计实现。采用了状态机和流水线技术,使得在面积和速度上达到最佳优化;添加了输入和输出接口的设计以增强该算法应用的灵活性。各模块均用硬件描述语言实现,最终下载到FPGA芯片Stratix EP1S25F780C5中。
上传时间: 2016-07-01
上传用户:lz4v4
资源简介:使用verilog作为CPU设计语言实现单数据通路五级流水线的CPU。具有32个通用寄存器、一个程序计数器PC、一个标志寄存器FLAG,一个堆栈寄存器STACK。存储器寻址粒度为字节。数据存储以32位字对准。采用32位定长指令格式,采用Load/Store结构,ALU指令采用三地址...
上传时间: 2013-12-11
上传用户:源弋弋
资源简介:实现一个具有5段流水线结构的Mips-lite模拟器,该模拟器结构具有data forwarding,stall 处理等功能
上传时间: 2013-12-15
上传用户:Altman
资源简介:一个关于硬件多线程的论文 ,在流水线中实现的 对于硬件爱好者使用
上传时间: 2016-08-12
上传用户:zyt
资源简介:RISC状态机由三个功能单元构成:处理器、控制器和存储器。 RISC状态机经优化可实现高效的流水线操作。 RISC 中的数据线为16位。 在数据存储器中的0到15的位置放置16个随机数,求16个数的和,放在数据存储器的16、17的位置,高位在前 对这16个数进行排序,...
上传时间: 2013-11-29
上传用户:缥缈
资源简介:单片机的。实现C51单片机的流水线功能。渐亮。逐亮逐灭
上传时间: 2017-01-02
上传用户:洛木卓
资源简介:基于FPGA的1024点流水线工作方式的FFT实现,适合fpga的技术人员做信号处理参考
上传时间: 2014-03-02
上传用户:hasan2015
资源简介:基于FPGA的可编程数字滤波器系统,基于FPGA的数字滤波器的设计与实现,基于FPGA流水线分布式算法的FIR滤波器的实现
上传时间: 2014-01-19
上传用户:chenxichenyue
资源简介:DES加密算法的VHDL实现,采用流水线技术实现
上传时间: 2017-08-19
上传用户:fhzm5658
资源简介:基于FPGA流水线CPU控制器的设计与实现:在FPGA上设计并实现了一种具有MIPS风格的CPU硬布线控制器。
上传时间: 2017-08-21
上传用户:ma1301115706
资源简介:基于流水线架构8051微控制器内核的实现,上海交大的一篇硕士毕业论文,很有参考价值
上传时间: 2013-12-14
上传用户:aysyzxzm
资源简介:FIR数字滤波器设计FPGA实现的研究。流水线技术在文中得到了应用,提高了数据处理的速度
上传时间: 2017-09-12
上传用户:dongbaobao
资源简介:卷积码是广泛应用于卫星通信、无线通信等多种通信系统的信道编码方式。Viterbi算法是卷积码的最大似然译码算法,该算法译码性能好、速度快,并且硬件实现结构比较简单,是最佳的卷积码译码算法。随着可编程逻辑技术的不断发展,使用FPGA实现Viterbi译码器的设...
上传时间: 2013-06-24
上传用户:myworkpost
资源简介:随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控...
上传时间: 2013-04-24
上传用户:思琦琦