欢迎来到虫虫下载站
|
资源下载
资源专辑
关于我们
虫虫下载站
登录
注册
虫虫下载站
专业电子工程师资源平台
资料
代码
搜索
上传资源
首页
资源下载
资源专辑
热门软件
精品资源
基础知识
电路图
电子书
在线计算器
代码搜索
首页
›
资源下载
›
系统设计方案
›
用VHDL语言设计基于FPGA器件的高采样率FIR滤波器,基
用VHDL语言设计基于FPGA器件的高采样率FIR滤波器,基于VHDL与CPLD器件的FIR数字滤波器的设计
系统设计方案
893 K
141 次下载
2017-08-05
资源详细信息
文件格式
RAR
文件大小
893 K
资源分类
系统设计方案
上传者
ytcehui
发布时间
2017-08-05 00:09
下载统计
141
次
所需积分
2 积分
用VHDL语言设计基于FPGA器件的高采样率FIR滤波器,基于VHDL与CPLD器件的FIR数字滤波器的设计 - 资源详细说明
用VHDL语言设计基于FPGA器件的高采样率FIR滤波器,基于VHDL与CPLD器件的FIR数字滤波器的设计
用VHDL语言设计基于FPGA器件的高采样率FIR滤波器,基于VHDL与CPLD器件的FIR数字滤波器的设计 - 源码文件列表
本资源包含 2 个源码文件
支持在线预览,点击文件名即可查看
1
用vhdl语言设计基于fpga器件的高采样率fir滤波器_.caj
查看源码
2
基于vhdl与cpld器件的fir数字滤波器的设计.pdf
查看源码
温馨提示:
点击文件名或"查看源码"按钮可在线浏览源代码,支持语法高亮显示。
立即下载 用VHDL语言设计基于FPGA器件的高采样率FIR滤波器,基
立即下载
提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip
下载说明与使用指南
下载说明
本资源需消耗
2积分
24小时内重复下载不扣分
支持断点续传功能
资源永久有效可用
使用说明
下载后使用解压软件解压
推荐使用 WinRAR 或 7-Zip
如有密码请查看资源说明
解压后即可正常使用
积分获取方式
上传优质资源获得积分
每日签到免费领取积分
邀请好友注册获得奖励
查看详情 →
相关技术标签
点击标签浏览更多相关系统设计方案资源:
#VHDL
#FIR
#FPGA
#CPLD
相关系统设计方案资源推荐
1
用
VHDL
语言设计基于
FPGA
器件的高采样率
FIR
滤波器,基于
VHDL
与
CPLD
器件的
FIR
数字滤波器的设计
用VHDL语言设计基于FPGA器件的高采样率FIR滤波器,基于VHDL与CPLD器件的FIR数字滤波器的设计...
2017-08-05
141 次
1119 浏览
2
用
VHDL
语言设计基于
FPGA
器件的高采样率
FIR
滤波器
用VHDL语言设计基于FPGA器件的高采样率FIR滤波器,基于VHDL与CPLD器件的FIR数字滤波器的设计...
2013-08-07
68 次
1173 浏览
3
应用
VHDL
基于
FPGA
设计
FIR
滤波器
伴随高速DSP技术的广泛应用,实时快速可靠地进行数字信号处理成为用户追求的目标。同时,由于可编程器件在速度和集成度方面的飞速提高,使得利用硬件实现数字信号实时快速可靠处理有了新的途径。 FIR滤波器是...
2013-04-24
32 次
1146 浏览
4
应用
VHDL
基于
FPGA
设计
FIR
滤波器
伴随高速DSP技术的广泛应用,实时快速可靠地进行数字信号处理成为用户追求的目标。同时,由于可编程器件在速度和集成度方面的飞速提高,使得利用硬件实现数字信号实时快速可靠处理有了新的途径。 FIR滤波器是...
2023-06-24
3 次
715 浏览
5
基于
FPGA
的
FIR
数字滤波器设计
从FIR滤波器原理出发,逐步讲解如何在FPGA上实现数字滤波功能,涵盖设计流程、代码编写与仿真验证,适合电子工程与信号处理方向的学习者。...
2026-01-18
3 次
57 浏览
6
基于
VHDL
和MATLAB应用结合的
FIR
数字滤波器设计
基于VHDL和MATLAB应用结合的FIR数字滤波器设计...
2023-02-08
7 次
8913 浏览
7
FIR
滤波器的
VHDL
设计
设计一个FIR滤波器,并仿真测试其功能 ...
2017-09-18
1 次
48 浏览
8
基于
FPGA
的
FIR
数字滤波器的设计与实现
文章介绍了有限脉冲响应(FIR ) 数字滤波器的结构特点和基本原理,提出了一种基于FPGA的高效实现方案 该方案用 matlab工具确定滤波器的系数,然后用 VHDL语言实现了16阶常系数 滤波器,并...
2025-05-29
8 次
9626 浏览
9
基于
FPGA
的高速
FIR
数字滤波器设计
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先...
2013-07-15
52 次
1125 浏览
10
基于
FPGA
的高速
FIR
数字滤波器设计
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先...
2023-06-12
9 次
3001 浏览
👋
欢迎回来
登录账号获取更多技术资源
×
加载中...
加载登录表单中...
🎁
免费注册送10积分
加入电子工程师专属资源平台
×
加载中...
加载注册表单中...
🔒
找回密码
通过邮箱重置您的账号密码
×
加载中...
加载表单中...
🔒
需要登录
登录后即可使用更多功能!
×
🎁
新用户注册立即送10积分
积分可用于下载资源,免费获取优质资料
👋
退出登录
确认要退出当前账号吗?
×
退出后需要重新登录才能下载资源