欢迎来到虫虫开发者社区 — 百万工程师技术资源
关于我们
网站地图
登录
注册
虫
虫虫开发者社区
首页
资源下载
资源专辑
热门软件
精品资源
电子书
上传资源
首页
›
资源下载
›
通讯/手机编程
›
基于FPGA的新的DDS+PLL时钟发生器
基于FPGA的新的DDS+PLL时钟发生器
通讯/手机编程
143 K
52 次下载
2014-01-07
资源详细信息
文件格式
RAR
文件大小
143 K
资源分类
通讯/手机编程
上传者
hwyzy
发布时间
2014-01-07 01:42
下载统计
52
次
所需积分
2 积分
基于FPGA的新的DDS+PLL时钟发生器 - 资源详细说明
基于FPGA的新的DDS+PLL时钟发生器
基于FPGA的新的DDS+PLL时钟发生器 - 源码文件列表
本资源包含 1 个源码文件
支持在线预览,点击文件名即可查看
1
基于fpga的新的dds+pll时钟发生器.pdf
查看源码
温馨提示:
点击文件名或"查看源码"按钮可在线浏览源代码,支持语法高亮显示。
立即下载 基于FPGA的新的DDS+PLL时钟发生器
立即下载
提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip
下载说明与使用指南
下载说明
本资源需消耗
2积分
24小时内重复下载不扣分
支持断点续传功能
资源永久有效可用
使用说明
下载后使用解压软件解压
推荐使用 WinRAR 或 7-Zip
如有密码请查看资源说明
解压后即可正常使用
积分获取方式
上传优质资源获得积分
每日签到免费领取积分
邀请好友注册获得奖励
查看详情 →
相关技术标签
点击标签浏览更多相关通讯/手机编程资源:
#FPGA
#DDS
#PLL
#时钟发生器
相关通讯/手机编程资源推荐
1
基于
FPGA
的新的
DDS
+
PLL
时钟发生器
基于FPGA的新的DDS+PLL时钟发生器...
2014-01-07
52 次
1077 浏览
2
基于
FPGA
和
PLL
的函数信号发生器时钟部分的实现
基于FPGA和PLL的函数信号发生器时钟部分的实现...
2013-08-08
147 次
1161 浏览
3
基于
FPGA
和
PLL
的函数信号发生器时钟部分的实现
基于FPGA和PLL的函数信号发生器时钟部分的实现...
2013-12-18
183 次
1064 浏览
4
基于
DDS
的
FPGA
信号发生器
基于DDS的FPGA信号发生器这是一份非常不错的资料,欢迎下载,希望对您有帮助!...
2022-03-05
9 次
8535 浏览
5
基于
FPGA
的
DDS
波形发生器
用硬件描述语言verilog实现了DDS波形发生器,并通过仿真验证...
2025-02-15
9 次
793 浏览
6
基于
FPGA
的
DDS
信号发生器题目
该文档为基于FPGA的DDS信号发生器题目...
2023-12-27
7 次
3060 浏览
7
基于
FPGA
的
DDS
信号发生器设计
本设计基于数字频率合成技术,采用正弦查找表实现波形产生.直接数字频率合成技术(DDS)是一种先进的电路结构,能在全数字下对输出信号频率进行精确而快速的控制,DDS技术还在解决输出信号频率增量选择方面具...
2024-09-15
4 次
9878 浏览
8
基于
FPGA
的
DDS
信号发生器的设计
适用于通信系统开发与信号生成的项目,基于FPGA实现的DDS信号发生器设计,结构完整、逻辑清晰,可直接用于毕业设计或科研实践。支持高精度频率合成与波形控制,具备良好的可扩展性与实时性。...
2026-01-19
1 次
93 浏览
9
基于
FPGA
的
DDS
信号发生器的设计
涵盖FPGA开发与DDS信号生成技术的完整实现,从原理分析到硬件设计全面解析,适用于数字信号处理与可编程逻辑应用。...
2026-01-21
3 次
38 浏览
10
基于
FPGA
的
DDS
双通道波形发生器
直接数字频率合成(DDS)是七十年代初提出的一种新的频率合成技术,其数字结构满足了现代电子系统的许多要求,因而得到了迅速的发展。现场可编程门阵列器件(FPGA)的出现,改变了现代电子数字系统的设计方法...
2013-04-24
47 次
1119 浏览
用户登录
登录后可下载更多技术资源
×
加载中...
加载登录表单中...
用户注册
送10积分
加入工程师资源平台
×
加载中...
加载注册表单中...
找回密码
通过邮箱重置您的账号密码
×
加载中...
加载表单中...
需要登录
登录后即可使用更多功能
×
新用户注册即送10积分,可用于下载资源
👋
退出登录
确认要退出当前账号吗?
×
退出后需要重新登录才能下载资源