资源详细信息
基于FPGA的FIR数字滤波器的设计和实现 - 资源详细说明
以FIR数字滤波器的基本理论为依据,使用分布式算法为滤波器的硬件实现算法。
针对基于FPGA硬件实现的特点,分别实现了级联方式的16阶线性FIR低通和8阶线性FIR低通。利用VHDL语言设计方式进行各个功能模块的设计。
立即下载 基于FPGA的FIR数字滤波器的设计和实现
提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip
下载说明与使用指南
下载说明
- 本资源需消耗 2积分
- 24小时内重复下载不扣分
- 支持断点续传功能
- 资源永久有效可用
使用说明
- 下载后使用解压软件解压
- 推荐使用 WinRAR 或 7-Zip
- 如有密码请查看资源说明
- 解压后即可正常使用
积分获取方式
- 上传优质资源获得积分
- 每日签到免费领取积分
- 邀请好友注册获得奖励
- 查看详情 →