虫虫首页|资源下载|资源专辑|精品软件
登录|注册

率失真优

  • FPGA装箱和划分算法研究

    随着集成电路的设计规模越来越大,FPGA为了满足这种设计需求,其规模也越做越大,传统平面结构的FPGA无法满足实际设计需求。首先是硬件设计上的很难控制,其次就是计算机软件面临很大挑战,所有复杂问题全部集中到布局布线(P&R)这一步,而实际软件处理过程中,P&R所占的时间比例是相当大的。为了缓解这种软件和硬件的设计压力,多层次化结构的FPGA得以采用。所谓层次化就是可配置逻辑单元内部包含多个逻辑单元(相对于传统的单一逻辑单元),并且内部的逻辑单元之间共享连线资源,这种结构有利于减少芯片面积和提高布通率。与此同时,FPGA的EDA设计流程也多了一步,那就是在工艺映射和布局之间增加了基本逻辑单元的装箱步骤,该步骤既可以认为是工艺映射的后处理,也可认为是布局和布线模块的预处理,这一步不仅需要考虑打包,还要考虑布线资源的问题。装箱作为连接软件前端和后端之间的桥梁,该步骤对FPGA的性能影响是相当大的。 本文通过研究和分析影响芯片步通率的各种因素,提出新的FPGA装箱算法,可以同时减少装箱后可配置逻辑单元(CLB)外部的线网数和外部使用的引脚数,从而达到减少布线所需的通道数。该算法和以前的算法相比较,无论从面积,还是通道数方面都有一定的改进。算法的时间复杂度仍然是线性的。与此同时本文还对FPGA的可配置逻辑单元内部连线资源做了分析,如何设计可配置逻辑单元内部的连线资源来达到即减少面积又保证芯片的步通率,同时还可以提高运行速度。 另外,本文还提出将电路分解成为多块,分别下载到各个芯片的解决方案。以解决FPGA由于容量限制,而无法实现某些特定电路原型验证。该算法综合考虑影响多块芯片性能的各个因数,采用较好的目标函数来达到较优结果。

    标签: FPGA 划分算法

    上传时间: 2013-04-24

    上传用户:zhaoq123

  • 基于FPGA的误码率测试仪设计

    基于FPGA的误码率测试仪设计基于FPGA的误码率测试仪设计

    标签: FPGA 误码率 试仪设计

    上传时间: 2013-08-02

    上传用户:1159797854

  • 多抽样率数字信号处理及其FPGA实现

    多抽样率信号处理是现代信号处理理论的一个重要分支,在最近十几年取得了巨大的发展,并在很多方面得到了成功的应用。本文分别从时域和频域的角度深入分析了抽样率变换的规律,并进一步研究了多抽样率系统的高效实现理论...

    标签: FPGA 抽样 数字信号处理

    上传时间: 2013-07-04

    上传用户:JIUSHICHEN

  • 多抽样率数字信号处理及其FPGA实现

    多抽样率信号处理是现代信号处理理论的一个重要分支,在最近十几年取得了巨大的发展,并在很多方面得到了成功的应用。本文分别从时域和频域的角度深入分析了抽样率变换的规律,并进一步研究了多抽样率系统的高效实现理论和方案。多抽样率系统需要通过滤波器来改善其性能。本文分析了一般滤波器设计的方法与理论,着重研究了积分梳状滤波器和半带滤波器这两种多抽样率滤波器,并根据多抽样率信号处理的特点以及几种高效滤波结构和滤波器,利用积分梳状滤波器和半带滤波器在FPGA上设计了2~256倍可编程抽取器。为了进一步分析多相结构在多抽样率信号处理中的应用,使用多相结构设计了具有固定倍数的内插器。在论文的最后,详细介绍了某型号雷达信号处理机的硬件设计及其FPGA设计。关键字:多抽样率信号处理 抽取 内插 多相滤波 积分梳状滤波器 半带滤波器

    标签: FPGA 抽样 数字信号处理

    上传时间: 2013-06-12

    上传用户:fxf126@126.com

  • 优龙LPC1788开发板资料

    包含优龙LPC1788开发板原理图、测试源码、目标代码等内容。

    标签: 1788 LPC 开发板

    上传时间: 2013-06-12

    上传用户:ajaxmoon

  • 用VHDL语言设计基于FPGA器件的高采样率FIR滤波器

    用VHDL语言设计基于FPGA器件的高采样率FIR滤波器,基于VHDL与CPLD器件的FIR数字滤波器的设计

    标签: VHDL FPGA FIR 语言

    上传时间: 2013-08-07

    上传用户:ukuk

  • 深圳优龙公司PXA270的cpld的vhdl逻辑代码

    深圳优龙公司PXA270的cpld的vhdl逻辑代码,

    标签: cpld vhdl PXA 270

    上传时间: 2013-08-25

    上传用户:松毓336

  • LC4256V-10T100I 汽车类双路 FET 输入低失真运算放大器

    汽车类双路 FET 输入低失真运算放大器

    标签: 4256 100 FET LC

    上传时间: 2013-10-11

    上传用户:fandeshun

  • MT-012 ADC需要考虑的交调失真因素

    交调失真(IMD)是用于衡量放大器、增益模块、混频器和其他射频元件线性度的一项常用 指标。二阶和三阶交调截点(IP2和IP3)是这些规格参数的品质因素,以其为基础可以计算 不同信号幅度下的失真积。虽然射频工程师们非常熟悉这些规格参数,但当将其用于ADC 时往往会产生一些困惑。本教程首先在ADC的框架下对交调失真进行定义,然后指出将 IP2和IP3的定义应用于ADC时必须采取的一些预防措施。

    标签: 012 ADC MT 交调失真

    上传时间: 2013-11-04

    上传用户:Pzj

  • 数字预失真系统反馈通道增益平坦度的补偿

    针对数字预失真系统对反馈链路平坦度的要求,提出一种在不断开模拟链路的前提下,采用单音测量WCDMA&LTE混模基站射频拉远单元反馈链路的增益平坦度,并采用最小二乘法,分别拟合射频、本振和中频的增益的方法。采用MATLAB工具产生滤波器系数,在基本不增加复杂度的基础上,通过DPD软件离线补偿中频的增益不平坦度。实际应用取得良好的补偿效果。

    标签: 数字预失真 反馈 增益

    上传时间: 2013-10-18

    上传用户:haohaoxuexi