虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数据接口

数据接口就是进行数据传输时向数据连接线输出数据的接口。无线解码器常见接口为RS-232端口。RS-232-C接口(又称EIARS-232-C)是最常用的一种串行通讯接口。
  • 高速并行信号处理板数据接口与控制的FPGA设计

    随着信息社会的发展,人们要处理的各种信息总量变得越来越大,尤其在处理大数据量与实时处理数据方面,对处理设备的要求是非常高的。为满足这些要求,实时快速的各种CPU、处理板应运而生。这类CPU与板卡处理数据速度快,效率高,并且不断的完善与发展。此类板卡要求与外部设备通讯,同时也要进行内部的数据交换,于是板卡的接口设备调试与内部数据交换也成为必须要完成的工作。本文所作的工作正是基于一种高速通用信号处理板的外部接口和内部数据通道的设计。 本文首先介绍了通用信号处理板的应用开发背景,包括此类板卡使用的处理芯片、板上设备、发展概况以及和外部相连的各种总线概况,同时说明了本人所作的主要工作。 其次,介绍了PCI接口的有关规范,给出了通用信号处理板与CPCI的J1口的设计时序;介绍了DDR存储器的概况、电平标准以及功能寄存器,并给出了与DDR.存储器接口的设计时序;介绍了片上主要数据处理器件TS-202的有关概况,设计了板卡与DSP的接口时序。 再次,介绍了Altera公司FPGA的程序设计流程,并使用VHDL语言编程完成各个模块之间的数据传递,并重点介绍了DDR控制核的编写。 再次,介绍了WDM驱动程序的结构,程序设计方法等。 最后,通过从工控机向通用信号处理板写连续递增的数据验证了整个系统已经正常工作。实现了信号处理板内部数据通道设计以及与外部接口的通讯;并且还提到了对此设计以后地完善与发展。 本文所作的工作如下: 1、设计完成了处理板各接口时序,使处理板可以从接口接受/发送数据。 2、完成了FPGA内部的数据通道的设计,使数据可以从CPCI准确的传送到DSP进行处理,并编写了DSP的测试程序。 3、完成了DDR SDRAM控制核的VHDL程序编写。 4、完成了PCI驱动程序的编写。

    标签: FPGA 高速并行 信号处理板 数据接口

    上传时间: 2013-06-30

    上传用户:唐僧他不信佛

  • 基于 CoDeSys 的软 PLC 标准数据接口研究与实现

    摘要:基于实时多任务VxWorks操作系统和CoDeSys开发环境的软PLC实现一种通用数据交互标准化接1:1。该接口实现于系统软件层,上层应用只需通过变量名就可以对变量进行操作, 实现了上层用户对数据的透明访问.如CoDeSys工程间数据的交互、多级PLC间数据的交互以及主控制任务与子控制任务的数据共享。实验验证了交互数据的有效性、实时性,并成功地应用在了Mw 级风力发电机主控制器上。

    标签: codesys plc 数据接口

    上传时间: 2022-07-11

    上传用户:

  • RS-485接口具有较强的抗干扰性

    RS-485接口具有较强的抗干扰性,数据传输的距离较远,在一些应用中常常需要把RS-232标准的信号转换为RS-485的标准信号进传输。图中所示电路允许数据在RS-232/RS-485这两个不兼容的串行数据接口间传递。传输速度为480波特时,传输距离可达1750米。图中双RS-232收发器IC1将主机(PC)输出的RS-232电平转换为TTL电平,驱动高速RS-485收发器IC2 的输入,倒相器使IC2、IC3在受到起始位时被激活。

    标签: 485 RS 接口 抗干扰性

    上传时间: 2015-11-25

    上传用户:zuozuo1215

  • (1)为客户提供24小时方便快捷的在线订购服务。 (2)商品信息的维护与管理,包括价格的调整、现有商品信息的修改、新商品信息的加入、过时商品信息的删除等。 (3)高效的商品数据方案,对商品信息进行

    (1)为客户提供24小时方便快捷的在线订购服务。 (2)商品信息的维护与管理,包括价格的调整、现有商品信息的修改、新商品信息的加入、过时商品信息的删除等。 (3)高效的商品数据方案,对商品信息进行科学、灵活地分类、存储,方便客户迅速从少则几万,多则几十万甚至上百万种商品中找出自己所需商品。 (4)强大、方便、快捷的查询功能。提供关键字查询(如:查找所有“Electronic Cannon”商品)。 (5)订单号模块所谓订单号模块,就是客户购买完商品后,系统自动分配一个购物号码给客户,以方便客户随时查询账单处理情况。了解现在货物的状态。 (6)将客户商业逻辑规则融入系统,即根据不同客户属性,提供不同付款方式。(如信用卡、支票等) (7)订单管理。为分销商的EPR系统提供数据接口。管理员可以查看历史记录、订单状态,并且能够在最短的时间内通知用户。

    标签: 服务 价格 修改

    上传时间: 2014-01-23

    上传用户:it男一枚

  • 齐鲁石化某分公司的数据采集管理系统

    齐鲁石化某分公司的数据采集管理系统,可以对采集到的数据进行分类汇总和数据管理,并可以生成数据接口提供给ERP客户端。

    标签: 数据采集 管理系统

    上传时间: 2014-01-19

    上传用户:s363994250

  • 基于PLC的微型燃机发电机组控制系统的研究.rar

    微型燃微型燃气轮发电机组由涡轮机、压缩机、燃烧室、回热器、轴承、高速发电机、电力变换系统、喷油系统等部分组成。它是一种环保型发电装置,它可用作常规机组或紧急备用电源,也可以用于分布式发电及冷热电联供系统、汽车混合动力系统和微型燃机-燃料电池联合系统等领域。因此,研究这种动力装置具有很重要的实用意义。 本文在分析了微型燃气轮发电机组及其控制技术发展现状的基础上,根据设计要求,机组控制系统应能保证机组安全稳定运行,保证机组在任何情况下,不发生超温、超转现象。同时应考虑机组从点火、加速、直至额定运行过程中,使机组能够充分预热,以降低对机组的热冲击,提高机组寿命。机组转子转速达到95%额定转速后投入按额定转速控制的闭环控制,保证发电机输出电压和电力输出单元稳定工作。当发生一般性故障(按给定列表)且为无人职守状态时,机组控制系统应正常停车:当机组发生一般性故障且为有人职守时,机组控制系统应发出声光报警。当机组发生严重故障时机组控制系统应发出声光报警并紧急停车。同时还应考虑设置机组调试时所需的与其它通信的数据接口。提出了微型燃气轮发电机组控制系统的设计方案。 根据确定的方案和工程实际要求,完成了控制系统的结构、硬件和软件的设计。以西门子S7-300PLC及相关的开关量输入模块、开关量输出模块、模拟量输入模块、模拟量输出模块作为发电机组的中心控制单元。完成了各PLC模块硬件连接电路的设计,以及系统供电电路的设计,并完成了微型燃机发电机组的起动控制、检测报警及停车控制的软件设计。编程采用梯形图语言,使程序更具可读性。 本文采用德国西门子S7-300PLC及配套的I/0卡件作为微型燃机控制系统的主控制器;选用沈阳工业大学研制的全自动浮动式充电器作为电机的启动直流电源;采用启停自锁逻辑解决了在停车后彻底切断电瓶负载的问题。

    标签: PLC 发电机组 控制系统

    上传时间: 2013-04-24

    上传用户:zxh1986123

  • 基于CANopen的地铁列车牵引转矩控制研究.rar

    地铁列车牵引转矩控制是影响列车安全可靠运行的重要因素,牵引变流模块是整个列车交流传动系统的核心设备,而牵引转矩控制又是最关键的部分。本文以某城市国产化地铁列车为研究对象,主要针对牵引转矩控制方案进行研究并通过设计列车通信网络对牵引转矩实施监测。 论文首先介绍地铁列车牵引转矩控制的研究现状,分析目前高性能交流调速方法在地铁列车牵引转矩控制中的应用现状。并简要介绍了网络监测技术的研究现状和CANopen总线协议在轨道交通车辆中的国内外应用现状。 采用可编程逻辑控制器PLC及其子模块构建了通信网络的硬件结构,并设计了通信网络软件。对CANopen的通信报文进行了具体设计,实现了应用层协议CANopen的功能。 根据实际运行的需求,对牵引电机转矩控制、牵引逆变器的PWM控制方式进行了研究。采用带转矩内环的转速、磁链闭环矢量控制方法,应用带定时调制环节的滞环电流比较PWM和优化脉冲控制方案分段对逆变器进行PWM控制。通过设计牵引系统与CANopen网络的数据接口,实现了通信网络对牵引控制效果的监测,并对牵引特性曲线进行分析;选取特性曲线上的特定工作点,对牵引控制效果进行了分析说明。测试结果表明本文讨论的牵引矢量控制和PWM控制方案能够很好地满足列车运营对牵引转矩的要求。 目前,该系统正在进行线路运行调试和性能改进,准备交付用户进行商业线路运营,具有很好的工程应用价值。

    标签: CANopen 地铁列车 转矩

    上传时间: 2013-08-02

    上传用户:LYNX

  • 基于FPGA的ADC并行测试方法研究.rar

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。 通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent 33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。 在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。 FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。 关键词:ADC测试;并行;参数评估;FPGA;FFT

    标签: FPGA ADC 并行测试

    上传时间: 2013-07-11

    上传用户:tdyoung

  • IEEE 802.16a RS-CC编译码VLSI算法研究及FPGA实现

      本论文依据IEEE802.16a物理层对RS-CC码的参数要求,研究了RS-CC码的高速编、译码的VLSI硬件算法,同时对FPGA开发技术进行了研究,以VerilogHDL为描述语言,在Xilinx公司的FPGA上实现了高速的RS-CC编、译码器。RS译码器中,错误位置多项式和错误值多项式的求解采用无求逆单元,并具有规则数据流、易于VLSI实现的改进的欧几里德算法(MEA);CC译码器由采用模归一化路径度量的全并行的“加比选(ACS)”模块和具有脉动阵列结构的幸存路径回溯模块组成。  在实现RS-CC译码器的过程中,分别从算法上和根据FPGA的结构特点上,对译码器做了一些优化工作,降低了硬件资源占有率和提高了译码速度。  此外,还搭建了以Xilinx公司40万等效门的FPGASpartan-Ⅲ400-4PQ208为主体,以Cypress公司的USB2.0芯片CY7C68013为高速数据接口的硬件试验平台,并在此试验平台上实现了文中的高速RS-CC编译码系统。

    标签: 802.16 RS-CC IEEE FPGA

    上传时间: 2013-06-03

    上传用户:lx9076

  • I2C总线串行数据接口的Verilog 实现

    本文介绍了I2C总线规范,并根据该规范对I2C进行模块化设计,用Verilog HDL 语言对每个模块进行具体描述,并通过模块之间的调用,基本实现了I2C的主机从机的发送和接收功能。关

    标签: Verilog I2C 总线 串行数据

    上传时间: 2013-04-24

    上传用户:kgylah