- 上传资源,审核通过后,获得 3积分,被下载一次,获得 1积分
-
2020-07-04 11:43:39基本模型机的设计与实现的实验报告和机器代码
-
2020-07-04 11:11:31基本模型机的设计与实现的实验报告和机器代码
-
2020-07-04 11:10:01基于模型机的设计
-
2020-07-04 11:07:49Vrilog HDL 八位加法器源程序
-
2020-07-04 11:03:48VHDL的N位加法器
-
2020-07-04 11:03:408位加法器的实现
-
2020-07-04 11:02:218位加法器的实现
-
2020-07-04 11:00:14LL(1)文法判定(C#)
SimpleLL1目录下为源程序
EXE目录下为编译好的可执行文件
Product1.txt~Product4.txt为测试用产生式(可直接在程序中加载)
Symb
-
2020-07-04 10:56:59一个超前进位加法器的Verilog实现
-
2020-07-04 10:51:32超前进位加法器的例子,包括源码和测试文件,压缩包,无密码.
-
2020-07-04 10:49:20这是计算机组成原理课程设计的报告,关于设计一台微程序控制的模型机.
-
2020-07-04 10:41:40模型机综合设计——不带进位的与或运算指令的实现
1、通过使用软件HKCPT的联机方式实现和脱机方式实现。
2、通过微单步、单拍调试
-
2020-07-04 10:37:40计算机组原理课程设计:模型机的设计与实现,定义7条机器指令编写相应的微程序并调试通过.
-
2020-07-04 10:29:56基本模型机的设计!是一个计算机组成原理的设计》
-
2020-07-04 10:21:38Verilog写的 8 位超前进位加法器
-
2020-07-04 10:16:59计算机组成原理的实验报告,包括 实验四 基本模型机设计与实现,实验一 运算器实验
(一) 算术逻辑运算器
实验一 运算器实验
(二) 进位控制实验
实验一 运算器实验
(三) 移位运算器实验
-
2020-07-04 10:10:00超前进位加法器的例子,包括源码和测试文件,压缩包,无密码.