虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

光收发器

光纤收发器,是一种将短距离的双绞线电信号和长距离的光信号进行互换的以太网传输媒体转换单元,在很多地方也被称之为光电转换器(FiberConverter)。产品一般应用在以太网电缆无法覆盖、必须使用光纤来延长传输距离的实际网络环境中,且通常定位于宽带城域网的接入层应用;如:监控安全工程的高清视频图像传输;同时在帮助把光纤最后一公里线路连接到城域网和更外层的网络上也发挥了巨大的作用。
  • HH千兆多光多电外置电源光纤收发器

    产品说明: 是 1000M自适应以太网外置电源光纤收发器,可以将 10/100BASE-TX的双绞线电信号和1000BASE-LX的光信号相互转换。它将网络的传输距离的极限从铜线的100 米扩展到224/550m(多模光纤)、100公里(单模光纤)。可简便地实现 HUB、SWITCH、服务器、终端机与远距离终端机之间的互连。HH-GE-200 系列以太网光纤收发器即插即用,即可单机使用,也可多机集成于同一机箱内使用。

    标签: 光纤收发器 外置电源

    上传时间: 2013-12-22

    上传用户:哈哈haha

  • CSM100 是集成微处理器、 CAN-bus 控制 器、CAN-bus收发器、DC/DC 模块、高速光 电隔离于一体的嵌入式 CAN转 UART 芯片。 该产品可以很方便地嵌入到具有 UART

    CSM100 是集成微处理器、 CAN-bus 控制 器、CAN-bus收发器、DC/DC 模块、高速光 电隔离于一体的嵌入式 CAN转 UART 芯片。 该产品可以很方便地嵌入到具有 UART 接口的设备中, 在不需改变原有硬件结构的 前提下使设备获得 CAN-bus 通讯接口, 实现 具有 UART 设备和 CAN-bus 网络之间的数据 通讯。其中 UART 通道支持多种波特率,范 围在:600-115200bps 之间可选,CAN-bus 支持 5–1000Kbps共 15 种标准波特率。

    标签: CAN-bus UART DC CSM

    上传时间: 2016-01-26

    上传用户:lhc9102

  • IA4421 通用ISM频段FSK收发器

    IA4421 通用ISM频段FSK收发器

    标签: 4421 FSK ISM IA

    上传时间: 2013-06-01

    上传用户:eeworm

  • 常用光耦合器选用指南

    常用光耦合器选用指南

    标签: 常用光耦

    上传时间: 2013-06-26

    上传用户:eeworm

  • 常用光耦合器选用指南-6页-3.5M.pdf

    专辑类-器件数据手册专辑-120册-2.15G 常用光耦合器选用指南-6页-3.5M.pdf

    标签: 3.5 常用光耦

    上传时间: 2013-08-06

    上传用户:763274289

  • IA4421-通用ISM频段FSK收发器-38页-2.9M.pdf

    专辑类-超声-红外-激光-无线-通讯相关专辑-183册-1.48G IA4421-通用ISM频段FSK收发器-38页-2.9M.pdf

    标签: 4421 2.9 FSK ISM

    上传时间: 2013-06-09

    上传用户:sn2080395

  • 基于FPGA的通用异步收发器的设计.rar

    通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换。像8251、NS8250、NS16550等都是常用的UART芯片,但是这些专用的串行接口芯片的缺点是数据传输速率比较慢,难以满足高速率数据传输的场合,而更重要的就是它们都具有不可移植性,因此要利用这些芯片来实现PC机和FPGA芯片之间的通信,势必会增加接口连线的复杂程度以及降低整个系统的稳定性和有效性。 本课题就是针对UART的特点以及FPGA设计具有可移植性的优势,提出了一种基于FPGA芯片的嵌入式UART设计方法,其中主要包括状态机的描述形式以及自顶向下的设计方法,利用硬件描述语言来编制UART的各个子功能模块以及顶层模块,之后将其集成到FPGA芯片的内部,这样不仅能解决传统UART芯片的缺点而且同时也使整个系统变得更加具有紧凑性以及可靠性。 本课题所设计的LIART支持标准的RS-232C传输协议,主要设计有发送模块、接收模块、线路控制与中断仲裁模块、Modem控制模块以及两个独立的数据缓冲区FIFO模块。该模块具有可变的波特率、数据帧长度以及奇偶校验方式,还有多种中断源、中断优先级、较强的抗干扰数据接收能力以及芯片内部自诊断的能力,模块内分开的接收和发送数据缓冲寄存器能实现全双工通信。除此之外最重要的是利用IP模块复用技术设计数据缓冲区FIFO,采用两种可选择的数据缓冲模式。这样既可以应用于高速的数据传输环境,也能适合低速的数据传输场合,因此可以达到资源利用的最大化。 在具体的设计过程中,利用Synplify Pro综合工具、ModelSim仿真工具、ISE集成的软件开发环境中对各个功能模块进行综合优化、仿真验证以及下载实现。各项数据结果表明,本课题中所设计的UART满足预期设计目标。

    标签: FPGA 异步收发器

    上传时间: 2013-08-02

    上传用户:rocketrevenge

  • 采用带有收发器的全系列40-nm FPGA和ASIC实现创新设计

    本文介绍带有收发器的全系列40-nmFPGA和ASIC,发挥前沿技术优势,在前一代创新基础上,解决下一代系统难题。

    标签: FPGA ASIC 40 nm

    上传时间: 2013-07-26

    上传用户:84425894

  • 基于FPGA技术的HDLC帧收发器

    基于FPGA技术的HDLC帧收发器的设计与实现

    标签: FPGA HDLC 收发器

    上传时间: 2013-05-24

    上传用户:lindor

  • TJA1042 高速CAN收发器产品数据手册(中)

    TJA1042 高速CAN收发器产品数据手册(中)

    标签: 1042 TJA CAN 收发器

    上传时间: 2013-06-16

    上传用户:debuchangshi