wfEncode dll

共 1,357 篇文章
wfEncode dll 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 1357 篇文章,持续更新中。

VC_RED

windows xp c++ install.res.3082.dll链接-windows xp c++ install.res.3082.dll LIANG JIE

LabVIEW平台下调用DLL实现PC/104数据采集

&nbsp;&nbsp;&nbsp;&nbsp;&nbsp; LabVIEW 是一个高效的图形化软件开发环境,在数据采集和测试测量中应用广<BR>泛。但在PC-104 硬件平台下使用LabVIEW 实

C#制作dll文件

用C#制作dll文件,本教程简单方便,使用者一看便会。

【二次开发】SmartM 串口DLL下载

/* --------------------------------------------------------------- 文件名称:SmartMComDll.h 说 明:声明串口DLL函数 作 者:温子祺 创建时间:2010-08-06 联系方式:wenziqi@hotmail.com 博 客:http://www.cnblogs.com/

用于高速AD的低抖动时钟稳定电路

介绍了一种用于高速ADC 的低抖动时钟稳定电路。这个电路由延迟锁相环(DLL)来<BR>实现。这个DLL 有两个功能:一是通过把一个时钟沿固定精确延迟半个周期,再与另一个沿组成一个新的时钟来调节时钟占

高动态GPS接收机CA码的接收及其FPGA实现研究.rar

GPS(全球定位系统)是美国建立的高精度卫星定位导航系统,高动态GPS接收机可应用于卫星、飞机、高速列车等许多场合。高动态给GPS信号带来很大的多普勒频移和多普勒频移变化率,普通民用接收机无法正常工作。适用于高动态条件的接收机可以有效消除多普勒频移及其变化率对信号接收的影响,提高导航定位精度。 本文在深入研究GPS的系统组成、工作原理以及信号格式的基础上,重点研究高动态条件下C/A码和载波的捕获与

基于FPGA的MJPEG编码器的研究及实现.rar

在视频传输系统中,最大障碍是视频数据的大数据量传输。故压缩就显得尤为必要。MJPEG是以25帧每秒传输的JPEG图像。本文根据JPEG基本压缩模式,通过前端图像采集芯片输出标准的4:2:2格式的图像流,在XILINX公司的SPARTAN IIE芯片下压缩,获得了良好效果,压缩比达到10:1。中间的各个环节同MATLAB下同等压缩相比,除了精度上有点差别外,基本一致。同专用芯片相比,比专用芯片灵活得

应用于十万门FPGA的全数字锁相环设计.rar

在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时,减小时钟偏差,本文设计了内置于FPGA芯片中的延迟锁相环,采用一种全数

FPGA中基于DLL的时钟网络的设计.rar

锁相电路作为FPGA时钟分布网络的重要组成部分,对整个芯片的及其系统的工作性能的好坏起着十分重要的作用,尤其是高速应用环境下。 本文研究了锁相环的基本结构与系统构架及其性能优劣。以数字延迟锁相环为基础,并采用数模混合技术,实现了带电源控制的数字延迟锁相环。在数字延迟锁相环设计中,先整体讲述电路的整体构架的设计,然后详细阐述了基本模块的实现方法与原理。同时基于降低功耗的考虑,电路中引入Shut-Do

基于高性能FPGA应用的DLL研究与设计实现.rar

随着超大规模、高速集成电路的飞速发展,数字系统的集成度越来越高,运算速度越来越快。在高密度FPGA中,芯片上时钟的分布质量变得越来越重要。时钟延时和时钟偏斜已成为影响系统性能的重要因素。延迟锁相环作为FPGA时钟网络中的重要组成部分,可以降低时钟偏斜,为系统提供时钟同步锁相等一系列功能,满足FPGA的各种时序需要。 为了有效消除FPGA芯片内的时钟延时,减小时钟偏斜,本文研究设计了基于FPGA的全

FPGA内全数字延时锁相环的设计.rar

现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DL

基于虚拟仪器的局部放电信号提取与模式识别研究.rar

本文在分析了国内外大型发电机绝缘在线监测信号提取与模式识别的基础上,开发出一套基于虚拟仪器的局部放电数据采集与识别系统。该系统采用上、下位机的工作方式,上位机用于信号采集与预处理,下位机用于放电特征量提取与放电类型识别。在信号提取方面,在小波阈值法去噪的基础上,提出了上、下双向阈值的方法,有效的消减了发电机的可控硅器件开、断造成的脉冲干扰的能量;在模式识别方面,通过二维谱图和三维谱图的构造,分别提

基于虚拟仪器的计算机测试系统集成环境的研究和实现.rar

论文主体部分详细论述了该系统软件各个通用模块的设计思想和实现要点.主要包括数据采集模块、用户可自定义数据处理模块、仪器驱动程序设计模块、图形显示模块、串行通信模块、在线帮助模块等.系统开发中主要的创新和使用的新技术如下:1、首次系统地阐述了如何使用VB这种易学易用、功能强大的可视化开发工具开发测试系统软件的各个通用模块.2、采用面向对象技术建立了系统面向对象模型.3、利用循环缓冲区和信号同步线程技

psim中DLL生成使用

psim中DLL生成使用的介绍与举例,看了就能学会

MBTCPVB6Sample0514

使用ModBus TCP協議並經由網路讀取設備數值,VB6程式sample-ModBus TCP Active Dll

基于PCI-1716的高速数据采集系统设计

介绍了一种基于PCI-1716 的高速数据采集系统设计方案。系统以PCI-1716 高速数据<BR>采集卡为硬件平台,借助研华32 位DLL 驱动程序接口,采用Borland 公司的C++ Build

基于FPGA的MJPEG编码器

在视频传输系统中,最大障碍是视频数据的大数据量传输。故压缩就显得尤为必要。MJPEG是以25帧每秒传输的JPEG图像。本文根据JPEG基本压缩模式,通过前端图像采集芯片输出标准的4:2:2格式的图像流,在XILINX公司的SPARTAN IIE芯片下压缩,获得了良好效果,压缩比达到10:1。中间的各个环节同MATLAB下同等压缩相比,除了精度上有点差别外,基本一致。同专用芯片相比,比专用芯片灵活得

字模提取软件.rar

此软件用来帮助写单片机程序的朋友提取英文及汉字字模。 对于英文及数字等用的是计算取点的方式,而汉字取模则是用的取汉字库这个通用方法。程序加上了左旋右旋,ASM与C51字模选择等控制功能,以及圆点方点,各种颜色的选择等附加功能。 需要VB运行库支持(MSVBVM60.DLL)

UltraEdit.rar

UltraEdit 是一套功能强大的文本编辑器,可以编辑文本、十六进制、ASCII 码,完全可以取代记事本(如果电脑配置足够强大),内建英文单字检查、C++ 及 VB 指令突显,可同时编辑多个文件,而且即使开启很大的文件速度也不会慢。软件附有 HTML 标签颜色显示、搜寻替换以及无限制的还原功能,一般用其来修改EXE 或 DLL 文件。能够满足你一切编辑需要的编辑器。 ziku.rar,Ultra

ftcserco.dll

资料->【B】电子技术->【B5】通信技术->【1】通信协议->【USB、OTG】->USB开发资料->USB 2.0 to RS232 Cable->driver->windows 7.0->i386->ftcserco.dll