JPEG2000中二维小波变换的高速VLSI设计与实现
·摘要: 提出了一种基于9/7小波的二维小波变换器的硬件设计方案.通过优化算法以及采用行列变换并行处理的方式,提高了变换器的数据吞吐量.该方案采用了流水线技术,较大地提高了硬件效率.综合结果表明,该方案的系统时钟可达到110 MHz,且具有高速、高吞吐量、片内存储器小等优点. ...
·摘要: 提出了一种基于9/7小波的二维小波变换器的硬件设计方案.通过优化算法以及采用行列变换并行处理的方式,提高了变换器的数据吞吐量.该方案采用了流水线技术,较大地提高了硬件效率.综合结果表明,该方案的系统时钟可达到110 MHz,且具有高速、高吞吐量、片内存储器小等优点. ...
VS1002D ADPCM RECORDING INSTRUCTIONS v 1.0 (C) 2004-09-23 VLSI SOLUTION OY This is a software package to patch VS1002d ADPCM recording capabi...
< 大型RISC处理器设计--用描述语言Verilog设计VLSI芯片>>光盘...
CORDIC算法的VHDL实现 对于采用VLSI实现图象处理技术的算法中有很大的帮助...
·H_264_AVC编码器中分数像素运动估计的VLSI设计与FPGA验证...