virtuoso
共 32 篇文章
virtuoso 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 32 篇文章,持续更新中。
Cadence Allegro 17.2 软件安装包
<p style="margin-right: auto; margin-bottom: 0px; margin-left: auto; padding-top: 5px; padding-bottom: 5px; -webkit-tap-highlight-color: transparent; text-indent: 2em; line-height: 1.8; font-size: 17p
Cadence Allegro 17.0 软件安装包
<p style="margin-right: auto; margin-bottom: 0px; margin-left: auto; padding-top: 5px; padding-bottom: 5px; -webkit-tap-highlight-color: transparent; text-indent: 2em; line-height: 1.8; font-size: 17p
Cadence Allegro 16.6 软件安装包
<p style="-webkit-tap-highlight-color: transparent; margin-right: auto; margin-bottom: 0px; margin-left: auto; padding-top: 5px; padding-bottom: 5px; text-indent: 2em; line-height: 1.8; font-size: 17p
Virtuoso软件的使用方法
<p>Virtuoso软件的使用方法,有需要的可以参考!</p>
本手册共分为三部分:第一部分分为四章
本手册共分为三部分:第一部分分为四章,分别介绍Cadence cdsSpice、virtuoso Editing、Diva和verilog。第二部分主要介绍MEDICI。第三部分是附录部分,是对前两章的一个补充,并简要的介绍了寄生元件提取语句的语法。
cadence_virtuoso软件新手入门教材
cadence_virtuoso软件新手入门教材,用户手册。
一种高电源抑制比全工艺角低温漂CMOS基准电压源
基于SMIC0.35 μm的CMOS工艺,设计了一种高电源抑制比,同时可在全工艺角下的得到低温漂的带隙基准电路。首先采用一个具有高电源抑制比的基准电压,通过电压放大器放大得到稳定的电压,以提供给带隙核心电路作为供电电源,从而提高了电源抑制比。另外,将电路中的关键电阻设置为可调电阻,从而可以改变正温度电压的系数,以适应不同工艺下负温度系数的变化,最终得到在全工艺角下低温漂的基准电压。Caden
VIRTUSO 6.1.50
Virtuoso定制设计平台是一个全面的系统,能够加速差异化定制芯片的精确设计
Cadence设计系统公司(纽约证券交易所代码:CDN)和广晟微电子公司今天共同宣布
Cadence设计系统公司(纽约证券交易所代码:CDN)和广晟微电子公司今天共同宣布,广晟已经通过Cadence Virtuoso 全定制平台成功地开发出第一代10Gbps高速光传输集成电路(IC),而且只用了不到16个星期的时间。借助Virtuoso全定制设计平台为先进的全定制IC设计提供的整合平台、完整流程以及最优化的技术,广晟无需进行硅反复设计即可制作出复杂的通讯用集成电路。
cadence_virtuoso软件新手入门教材
cadence_virtuoso软件新手入门教材,用户手册。
Cadence MEDICI用户手册
本手册共分为三部分:第一部分分为四章,分别介绍Cadence cdsSpice、virtuoso Editing、Diva和verilog。第二部分主要介绍MEDICI。第三部分是附录部分,是对前两章的一个补充,并简要的介绍了寄生元件提取语句的语法。
Virtuso 6.1.50
Virtuoso定制设计平台是一个全面的系统,能够加速差异化定制芯片的精确设计