virtex
共 338 篇文章
virtex 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 338 篇文章,持续更新中。
Xilinx Virtex-4 ML403嵌入开发平台方案
FPGA, PowerPC, Virtex-4, 开发平台,嵌入式系统,通信,数字视频, 微处理器<BR>摘要:Xilinx公司的Virtex-4 ML403嵌入开发平台是入门级的开发环境,它采用Xi
基于FPGA的视频解码系统接口设计.rar
视频解码系统是为视频解码芯片设计提供的一种基于FPGA的验证平台,为芯片的应用方案提供良好的接口设计。系统基于FPGA的接口控制器设计,大大缩短了研发时间与相关成本。 本系统硬件主要是由FPGA模块、PCI接口模块、SDRAM模块和输出模块几大部分组成。当大量的视频码流数据通过电脑主机上的PCI总线接口传输到系统板上,FPGA模块实现对TS码流的解码处理,最后得到的视频信号通过输出接口传输到TV上
基于FPGA的磁盘阵列控制器的硬件设计与实现.rar
随着存储技术的迅速发展,存储业务需求的不断增长,独立的磁盘冗余阵列可利用多个磁盘并行存取提高存储系统的性能。磁盘阵列技术采用硬件和软件两种方式实现,软件RAID(Redundant Array of Independent Disks)主要利用操作系统提供的软件实现磁盘冗余阵列功能,对系统资源利用率高,节省成本。硬件RAID将大部分RAID功能集成到一块硬件控制器中,系统资源占用率低,可移植性好。
基于Virtex-ⅡPro系列FPGA的SAR实时成像处理器中FFT的硬件实现.rar
合成孔径雷达(SAR)利用合成孔径原理和脉冲压缩技术,突破了天线孔径对方位向分辨率的限制,实现了对远距离目标进行二维高分辨率成像,在军事和民用领域都取得了广泛的应用。 快速傅立业变换(FFT)是雷达成像算法的核心,而雷达信号处理要求大动态范围和高精度使得其运算多用浮点格式完成。因此,如何快速有效的完成长点数浮点FFT便直接决定了SAR实时成像处理器的性能。常用的数据处理方案是采用高速DSP芯片实现
基于FPGA的FFT设计与实现.rar
随着数字电子技术的发展,数字信号处理技术广泛应用于通讯、语音处理、计算机和多媒体等领域。快速傅里叶变换FFT作为数字信号处理的核心技术之一,使离散傅里叶变换的运算时间缩短了几个数量级。 现场可编程门阵列FPGA是近年来迅速发展起来的新型可编程器件。随着它的不断应用,使电子设计的规模和集成度不断提高,同时也带来了电子系统设计方法和设计思想的不断推陈出新。 本文主要研究如何利用FPGA实现FFT处理器
基于FPGA的图像压缩系统的设计与实现.rar
随着信息技术和计算机技术的飞速发展,数字信号处理已经逐渐发展成一门关键的技术科学。图像处理作为一种重要的现代技术,己经在通信、航空航天、遥感遥测、生物医学、军事、信息安全等领域得到广泛的应用。图像处理特别是高分辨率图像实时处理的实现技术对相关领域的发展具有深远意义。另外,现场可编程门阵列FPGA和高效率硬件描述语言Verilog HDL的结合,大大变革了电子系统的设计方法,加速了系统的设计进程,为
基于FPGA技术的振动控制器研究与设计.rar
传统的振动控制器采用DSP进行数字信号处理,由于其串行数据处理方式限制了控制器的数据处理速度。FPGA能以并行方式工作,故基于FPGA技术的振动控制器能够以并行的方式实现信号处理的功能,将极大的提高系统的工作效率。 片上可编程系统技术的诞生,为FPGA技术在各种嵌入式系统中的应用提供了具体实施方案,今天的专用FPGA,如Xilinx公司的Virtex 4或ALTERA公司的Stratix II等蕴
基于FPGA的Turbo码编译码器研究与实现.rar
本文以Turbo码编译码器的FPGA实现为目标,对Turbo码的编译码算法和用硬件语言将其实现进行了深入的研究。 首先,在理论上对Turbo码的编译码原理进行了介绍,确定了Max-log-MAF算法的译码算法,结合CCSDS标准,在实现编码器时,针对标准中给定的帧长、码率与交织算法,以及伪随机序列模块与帧同步模块,提出了相应解决方案;而在相应的译码器设计中,采用了FPGA设计中“自上而下”的设计方
基于DVD应用的RS编译码器的研究和FPGA实现.rar
纠错码技术是一种通过增加一定冗余信息来提高信息传输可靠性的有效方法。RS码是一种典型的纠错码,在线性分组码中,它具有最强的纠错能力,既能纠正随机错误,也能纠正突发错误,在深空通信、移动通信、磁盘阵列、光存储及数字视频广播(DVB)等系统中具有广泛的应用。 DVD是一种高容量的存储媒质。DVD技术的应用很广泛,在数字技术中占有重要地位。DVD系统中采用里德-所罗门乘积码(RS-PC:Reed-Sol
MP3音频编解码运算中IMDCT算法研究及其FPGA实现.rar
近年来,随着多媒体技术的迅猛发展,电子、计算机、通讯和娱乐之间的相互融合、渗透越来越多,而数字音频技术则是应用最为广泛的技术之一。MP3(MPEG-1 Audio LayerⅢ)编解码算法作为数字音频的解决方案,在便携式多媒体产品中得到了广泛流行。 在已有的便携式MP3系统实现方案中,低速处理器与专用硬件结合的SOC设计方案结合了硬件实现方式和软件实现方式的优点,具有成本低、升级容易、功能丰富等特
基于FPGA的JPEG压缩编码的研究与实现.rar
随着移动终端、多媒体、通信、图像扫描技术的发展,图像应用日益广泛,压缩编码技术对图像处理中大量数据的存储和传输至关重要。同时, FPGA单片规模的不断扩大,在FPGA芯片内实现复杂的数字信号处理系统也成为现实,因此采用FPGA实现图像压缩已成为一种必然趋势。JPEG静态图像压缩标准应用非常广泛,是图像压缩中主要的标准之一。研究JPEG图像压缩在FPGA上的实现,具有广阔的应用背景。 论文从实际工程
ACR中基于FPGA的SOPC系统的设计与实现.rar
随着嵌入式技术的发展,一种新的嵌入式系统——片上可编程系统SOPC,以其灵活的设计方式,可编程、可裁减,可扩充的技术优势,逐渐成为嵌入式系统技术研究的热点。 本课题来源于国家“十五”863计划重大专项课题“大规模接入汇聚路由器(ACR)系统性能和关键技术研究”,ACR中的线卡以及交换板需要一个可完成与主控通信,并能对单板进行配置和控制等工作的嵌入式系统。在对SOPC系统设计进行了深入研究以后,本文
特征子空间雷达目标一维像识别方法的FPGA实现的关键技术研究.rar
雷达目标识别是现代雷达应用发展的重要方向之一,在现代武器系统的发展中有重要作用,经过多年的发展,已经产生了大量性能优异的识别算法。本文将对高距离分辨率雷达目标的一维距离像识别算法实现进行研究,选用其中性能稳定的特征子空间方法进行实际的FPGA硬件处理实现研究。 雅可比算法是进行矩阵的奇异值分解的经典算法,该算法的并行性使得它在FPGA实现时具有其他算法不可比拟的优越性能,而CORDIC算法又是完成
H.264帧内预测算法优化及几个重要模块的FPGA实现.rar
H.264作为新一代视频编码标准,相比上一代视频编码标准MPEG2,在相同画质下,平均节约64﹪的码流。该标准仅设定了码流的语法结构和解码器结构,实现灵活性极大,其规定了三个档次,每个档次支持一组特定的编码功能,并支持一类特定的应用,因此。H.264的编码器的设计可以根据需求的不同而不同。 H.264虽然具有优异的压缩性能,但是其复杂度却比一般编码器高的多。本文对H.264进行了编码复杂度分析,并
MemoryBox上基于FPGA的嵌入式系统的设计.rar
本论文来自于863项目基于光互连自组织内存服务体系(简称MemoryBox)。本文主要研究Memory Box系统中基于可重配置计算架构,软硬件携同设计方法,在XILINX VIRTEX 2 Pro FPGA上设计实现嵌入式系统。由于嵌入式系统是Memory Box工作的平台,所以硬件应具有良好的扩展性、灵活性,软件应具有优良的稳定性。在硬件平台选型时,我们选择的是基于高性能Xilinx VIRT
Virtex系列FPGA内部互连线测试.rar
伴随着微电子工艺技术的飞速发展和集成电路规模的不断提高,现场可编程门阵列(FPGA)器件的功能更强,复杂度进一步提高,而计算机辅助工具的不断更新使得FPGA器件的设计周期缩短,但却使测试难度增大了,进而导致测试费用和测试时间的增加。如今测试费用达到总开发成本的40%左右。如何有效的对FPGA器件进行测试不但关系到FPGA器件产品的质量,而且关系到产品的设计周期和开发成本等,所以,测试环节已经成为F
基于FPGA的矩阵运算实现.rar
密集型的矩阵运算在信号处理和图像处理中被广泛应用,而且往往需要系统进行实时运算,这就需要系统具有很高的吞吐率。因此寻找矩阵运算的高速实现方法是很有意义的。FPGA的运算速度快并且可以并行运算,和其它矩阵运算的实现方式相比,FPGA有其独特的优势。本文主要设计并实现了基于FPGA的各种矩阵运算模块。 本文首先介绍了矩阵运算的特点和原理,接着讨论了FPGA浮点运算单元的VHDL设计方法,在此基础上,设
有线数字电视广播系统信道编码与多频点调制的FPGA实现.rar
随着数字电视全国范围丌播时间表的临近,数字电视技术得到很大发展,数字电视信号在信源基带数据和信道传输等方面已经进一步标准化,数字电视传播途径也越来越广,在卫星、地面及有线电视网中传输数字电视信号得到迅速发展。借着2008年奥运的东风,数字电视领域的应用研究方兴未艾。 本课题目的是完成有线数字电视广播系统的重要设备--调制器的设计和实现,核心器件选用FPGA芯片。系统硬件实现以国家标准GY/T 17
高吞吐量LDPC码编码构造及其FPGA实现.rar
低密度校验码(LDPC,Low Density Parity Check Code)是一种性能接近香农极限的信道编码,已被广泛地采用到各种无线通信领域标准中,包括我国的数字电视地面传输标准、欧洲第二代卫星数字视频广播标准(DVB-S2,Digital Video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至将来4G通信系统中
视频图像采集和预处理系统的FPGA实现.rar
本文研究的视频处理系统是上海市科委技术攻关基金项目“计算机视觉及其芯片化实现”的一部分,主要完成计算机视觉系统的一些基本工作,即视频图像的采集、预处理和显示等。 视频图像采集和预处理系统以Xilinx公司Virtex-ⅡPro系列的FPGA为核心控制器件,结合视频模数转换芯片和VGA显示器,完成视频图像的实时采集、预处理和显示。采集和显示部分作为同外界交流信息的渠道,是构成计算机视觉系统必不可少的