veriloghdl

共 382 篇文章
veriloghdl 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 382 篇文章,持续更新中。

IC卡AES协处理器的FPGA设计

随着我国“金卡工程”的实施,IC卡已渗透到我们生活的各个方面,IC卡作为信息传输、存储和交换的中间媒介,对信息的安全起着举足轻重的作用,因此,它所提供的安全保护手段必须足以保证信息的安全。但现在的IC卡多用DES或T-DES对信息进行加密和解密,这种加密算法早己被攻破。2002年美国公布了新的加密标准—高级加密标准(AES),并多用于通信和网络,用高级加密标准保证IC卡的信息安全势在必行,针对IC

VerilogHDL教程

Verilog的教程,很详细的 ,适合初学与提高阶段的朋友。

VerilogHDL教程

Verilog的教程,很详细的 ,适合初学与提高阶段的朋友。

VerilogHDL教程

Verilog的教程,很详细的 ,适合初学与提高阶段的朋友。

CCSDS图像压缩算法与AES加密算法的FPGA实现研究

本文以星载图像数据的压缩与加密为背景,对CCSDS图像压缩算法和AES数据加密算法做了深入研究。文章的主要工作包括: (1)实现了CCSDS图像压缩算法的C程序,并且与SPIHT算法和JPEG2000算法在星载图像压缩领域做了简单的对比; (2)对原始CCSDS图像压缩算法进行了改进。实验结果表明,改进后的算法在提升算法性能的同时,降低了算法的复杂度; (3)研究了AES数据加密标准,并实现了该算

VerilogHDL.rar

具有特殊结构能够对硬件逻辑电路的功能进行描 述的一种高级编程语言

基于VerilogHDL双向端口的设计与实现

fpga 设计参考资料。双向端口设计参考。

OFDM系统中信道编码的FPGA实现及降低峰均比的研究

低压电力线通信(PLC)具有网络分布广、无需重新布线和维护方便等优点。近年来,低压电力线通信被看成是解决信息高速公路“最后一英里”问题的一种方案,在国内外掀起了一个新的研究热潮。电力线信道中不仅存在多径干扰和子信道衰落,而且还存在开关噪声和窄带噪声,因此在电力线通信系统中,信道编码是不可或缺的重要组成部分。 本文着重研究了在FPGA上实现OFDM系统中的信道编解码方案。其中编码端由卷积码编码器和交

IC卡AES协处理器的FPGA设计

随着我国“金卡工程”的实施,IC卡已渗透到我们生活的各个方面,IC卡作为信息传输、存储和交换的中间媒介,对信息的安全起着举足轻重的作用,因此,它所提供的安全保护手段必须足以保证信息的安全。但现在的IC卡多用DES或T-DES对信息进行加密和解密,这种加密算法早己被攻破。2002年美国公布了新的加密标准—高级加密标准(AES),并多用于通信和网络,用高级加密标准保证IC卡的信息安全势在必行,针对IC

图象压缩系统中熵编解码器的FPGA设计及实现

随着移动终端、多媒体、Internet网络、通信,图像扫描技术的发展,以及人们对图象分辨率,质量要求的不断提高,用软件压缩难以达到实时性要求,而且会带来因传输大量原始图象数据带来的带宽要求,因此采用硬件实现图象压缩已成为一种必然趋势。而熵编码单元作为图像变换,量化后的处理环节,是图像压缩中必不可少的部分。研究熵编解码器的硬件实现,具有广阔的应用背景。本文以星载视频图像压缩的硬件实现项目为背景,对熵

无线信道仿真和均衡器的FPGA设计与实现

本文主要介绍了基于FPGA的无线信道盲均衡器的设计与实现,在算法上选择了比较成熟的DDLMS和CMA相结合的算法,结构上采用四路正交FIR滤波器模型.在设计的过程中我们采取了用MATLAB进行算法仿真,VerilogHDL语言进行FPGA设计的策略.在硬件描述语言的设计流程中,信道盲均衡器运用了Top-Down的模块化设计方法,大大缩短了设计周期,提高了系统的稳定性和可扩展性.测试结果表明均衡器所

基于FPGA的频率特性测试仪的研制

频率特性测试仪(简称扫频仪)是一种测试电路频率特性的仪器,它广泛应用于无线电、电视、雷达及通信等领域,为分析和改善电路的性能提供了便利的手段。而传统的扫频仪由多个模块构成,电路复杂,体积庞大,而且在高频测量中,大量的分立元件易受温度变化和电磁干扰的影响。为此,本文提出了集成化设计的方法,针对可编程逻辑器件的特点,对硬件实现方法进行了探索。 本文对三大关键技术进行了深入研究: 第一,由扫频信号发生器

IEEE 802.16a RS-CC编译码VLSI算法研究及FPGA实现

  本论文依据IEEE802.16a物理层对RS-CC码的参数要求,研究了RS-CC码的高速编、译码的VLSI硬件算法,同时对FPGA开发技术进行了研究,以VerilogHDL为描述语言,在Xilinx公司的FPGA上实现了高速的RS-CC编、译码器。RS译码器中,错误位置多项式和错误值多项式的求解采用无求逆单元,并具有规则数据流、易于VLSI实现的改进的欧几里德算法(MEA);CC译码器由采用模

基于DSP与FPGA的两相混合式步进电机细分驱动的实现.rar

在步进电机驱动方式中,效果最好的是细分驱动,当今高端的步进电机驱动器基本都采用这种技术。步进电机的细分驱动技术是一门综合了数字化技术、集成控制技术和计算机技术的新技术,被广泛应用于工业、科研、通讯、天文等领域。 本文设计了一种基于DSP以及FPGA的两相混合式步进电机SPWM(正弦脉宽调制)波细分驱动系统。在DSP系统中采用TMS320I.F2407A微控制器作为核心控制器件,用软件产生SPWM波

采用FPGA的步进电机控制系统研究.rar

论文以反应式步进电机为研究对象,应用了先进的FPGA/CPLD技术,设计了一种全数字的步进电机控制系统,通过了仿真、综合和下载的各个程序测试环节,并在实验中得到了良好的应用。 本论文分析了反应式步进电机工作原理以及其具体的控制过程,然后阐述了FPGA的设计原理以及所涉及到的相关芯片,接着对所要应用的硬件语言VerilogHDL方面的知识进行了简要地介绍,这些为论文的具体设计部分提供了理论基础。 本

基于FPGA的互相关流速计的研究与设计.rar

本文应用EDA技术,基于FPGA器件设计与实现UART,并采用CRC校验。主要工作如下: 1、在异步串行通信电路部分完全用FPGA来实现。选用Xilinx公司的SpartanⅢ系列的XC3S1000来实现异步串行通信的接收、发送和接口控制功能,利用FPGA集成度比较高,具有在线可编程能力,在其完成各种功能的同时,完全可以将串行通信接口构建其中,可根据实际需求分配资源。 2、利用VerilogHDL

交织与解交织的算法研究及FPGA实现.rar

本文主要研究了数字声音广播系统(DAB)内交织器与解交织器的算法及硬件实现方法。时间交织器与解交织器的硬件实现可以有几种实现方案,本文对其性能进行了分析比较,选择了一种工程中实用的设计方案进行设计,并将设计结果以FPGA设计验证。时间解交织器的交织速度、电路面积、占用内存、是设计中主要因素,文中采用了单口SRAM实现,减少了对存储器的使用,利用lC设计的优化设计方法来改善电路的面积。硬件实现是采用

CCSDS图像压缩算法与AES加密算法的FPGA实现研究.rar

本文以星载图像数据的压缩与加密为背景,对CCSDS图像压缩算法和AES数据加密算法做了深入研究。文章的主要工作包括: (1)实现了CCSDS图像压缩算法的C程序,并且与SPIHT算法和JPEG2000算法在星载图像压缩领域做了简单的对比; (2)对原始CCSDS图像压缩算法进行了改进。实验结果表明,改进后的算法在提升算法性能的同时,降低了算法的复杂度; (3)研究了AES数据加密标准,并实现了该算

基于FPGA的CCSDS图像压缩和AES加密算法的实现.rar

本文对基于FPGA的CCSDS图像压缩和AES加密算法的实现进行了研究。主要完成的工作有: (1)深入研究CCSDS图像压缩算法,并根据其编码方案,设计并实现了相应的编解码器。从算法性能和硬件实现复杂度两个方面,将该算法与具有类似算法结构的JPEG2000和SPIHT图像压缩算法作比较分析; (2)利用硬件描述语言VerilogHDL实现CCSDS图像压缩算法和AES加密算法; (3)优化算法复杂

电视指令系统编码组件的FPGA实现及其测试平台的研制.rar

电视-指令控制系统,通过装在运动目标上的电视摄像机和电视信号发送设备向系统的地面控制平台发送电视图像信号,地面控制平台将无线电视信号经处理后显示在显示器上,地面人员可根据实际需求通过地面控制平台向运动目标发送无线指令,控制运动目标的飞行姿态及电视摄像机的镜头方向,以获得最佳的拍摄效果。类似的系统已经大量运用于欧美国家的商业领域,在航拍、危险事故区域监测等领域都显示出电视-指令控制系统的极大优越性。