soc
共 723 篇文章
soc 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 723 篇文章,持续更新中。
基于片上系统的NO.7信令采集终端的设计
本文介绍了7 号信令采集终端的设计方法,该设计方法经过了国家十五重大专项“7 号信令网管理系统”项目测试能够正常运转,为下一步进行soc 设计做好了充分准备。该终端通过与传输网的连接向七号信令网管理系
如何开始进入ARM学习
ARM学习可以分为基于ARM内核的COS开发设计和基于ARM SOC的开发应用
SOC测试访问机制
以复用为基础,通过测试访问机制(TAM, Test Access Mechanism)实现对深嵌在SOC(System On Chip)内部的IP 核(Intellectual Property, 知
基于FPGA的8位增强型CPU设计与验证
随着信息技术的发展,系统级芯片SoC(System on a Chip)成为集成电路发展的主流。SoC技术以其成本低、功耗小、集成度高的优势正广泛地应用于嵌入式系统中。通过对8位增强型CPU内核的研究及其在FPGA(Field Programmable Gate Arrav)上的实现,对SoC设计作了初步研究。 在对Intel MCS-8051的汇编指令集进行了深入地分析的基础上,按照至顶向下的模
基于片上系统的IPSec专用网关的设计
本论文介绍了一个基于 SOC 的IPSec VPN 网关系统。这个系统的硬件环境是基于xilinx 公司的大容量FPGA 的。与以往同类产品不同的是,这个系统是做在一个单芯片中。并且该系统可以运行在8
基于AMBA的SOC总线功耗分析及优化
随着集成电路的制造工艺进入纳米级,SOC片上各模块间通信的功耗成为系统重要的参<BR>数。本文介绍一种基于AMBA总线的系统级功耗评估和分析方法,重点通过定量的实验,阐述了SOC中总线模块的功耗及它们
数字多媒体芯片设计及其FPGA实现
该文对电子设计自动化(EDA)进行了深入的研究,其中包括EDA工程、EDA工程的实现载体可编程逻辑器件(FPGA/CPLD)、EDA及片上系统(SOC)设计方法学等等.同时,多媒体技术的发展对人类文明的进步具有强大的推动力,多媒体芯片在当前的电子系统中有着非常重要的作用和影响.正是鉴于此,为了实现EDA工程的设计方法和理念,也是为了能够体现它的强大功能和发展趋势,作为实际的开发项目,我们自行设计了
基于SOC单片机的智能控制器设计
应用SoC 单片机设计了新型高可靠智能控制器,通过故障自诊断、故障定位和冗余的设计方法,使得控制器具有容错功能;同时,控制器应用了模糊PID 综合切换控制算法,提高了控制鲁棒性。1<BR>关键字:模糊
静态影像压缩编码标准JPEG基本模式研究与FPGA实现
该文研究在XILINX公司的FPGA芯片SPARTAN Ⅱ上实现JPEG基本模式的压缩编码标准,选用硬件描述语言Verilog,在开发工具Foundation4.1集成环境中完成软核的综合、布局布线、芯片映射及仿真验证.文章首先介绍了JPEG基本模式的的压缩编码标准,然后从总体规划的角度介绍了整个系统的内部结构、层次划分及所采用的设计方法和编程风格.之后对各个模块的设计进行了详细的描述,并给出了测
说话人识别算法研究及其在SOC上的实现
本文介绍了基于μ'nSP 内核的SOC 上的说话人识别算法改进的研究及实现。采用<BR>一种改进的端点检测算法,提高了识别率。并利用随机语音提示的方式,来解决身份确认中的录音作弊问题。取得了良好的效果
PCI从设备控制器的FPGA设计与实现
随着星载电子系统复杂度、小型化需求的提高,SoC已经成为应对未来星载电子系统设计需求的解决途径。为了简化设计流程并且提高部件的可重用性,在目前的SoC设计中引入了称之为平台的体系结构模板,用它来描述采用已有的标准核来开发SoC的方法。在星载电子系统中常用部件的分类设计,最终建立一个包括多种功能部件,互连部件和处理部件的设计平台,从而有效的提高星载电子系统的设计能力。在当前NASA和ESA的空间应用
基于FPGA的逻辑分析技术
本文了描述了一种二次生成的嵌入式系统级调试工具SignalTap的工作原理和其特点,它可以在特定的FPGA器件以系统运行的速度观察到内部所有的节点,但是它只能用在特定公司生产的器件上,通用性不高.本论文参考并且模仿其部分原理,结合FPGA器件设计方便、灵活、校验快和设计可重复改变的特点,形成一个移植性很高的具有逻辑分析功能的软IP核,然后在具体的器件上用这个软IP核形成了一个具有逻辑分析功能的装置
基于FPGA的SOC和IPCore验证平台
随着半导体技术与数字集成电路(微处理器、存贮器以及标准逻辑门电路等)技术的迅速发展,特别是随着计算机技术的发展,在工业生产和科学技术研究的各行各业中,人们利用PC机的强大处理功能代替传统仪器的某些部件,开发出各种测量仪器(虚拟仪器),传统仪器的数字逻辑部分多是采用分立集成电路(IC)组成,分立IC愈多,给系统的电路设计、调试及维护带来诸多不便。而随着EDA技术的飞速发展,大规模可编程逻辑芯片CPL
64位MIPS微处理器的模块设计和FPGA验证
作为嵌入式系统核心的微处理器,是SOC不可或缺的“心脏”,微处理器的性能直接影响着整个SOC的性能。 与国际先进技术相比,我国在这一领域的研究和开发工作还相当落后,这直接影响到我国信息产业的发展。本着赶超国外先进技术,填补我国在该领域的空白以摆脱受制于国外的目的,我国很多科研单位和公司进行了自己的努力和尝试。经过几年的探索,已经有多种自主知识产权的处理器芯片完成了设计验证并逐渐进入市场化阶段
擘划新一代SoC验证平台
预制与定制FPGA式原型板加入协同仿真(co-emulation and co-simulation)功能,能够提供高速、高能见度平台,实现SoC的快速、早期验证。
使用PLD内部锁相环解决系统设计难题
微电子技术的发展趋势是片上系统(SoC),也就是在一块芯片上实现整个系统,包括模拟部分和数字部分。作为IC产业中重要的一个分支, 可编程逻辑器件(PLD)也在努力向这个方向发展。无论是Xilinx还是
基于FPGA的无线通信收发模块设计方案
近年来,随着半导体工艺技术和设计方法的迅速发展,系统级芯片SOC的设计得以高速发展,这已成为业界热点。但是,由于SOC产品设计具有开发周期相对较长、高成本和高风险等特点,对市场的变化非常敏感,这使得SOC在消费电子、汽车电子、工业设计领域的发展进程仍然缓慢。与此同时,当今的制造工艺能够提供更多更高速的逻辑、更快的1/O和更低价位的新一代可编程逻辑器件,现场可编程门阵列(FPGA)己然进入嵌入式应用
结合覆盖率驱动技术的RVM验证方法学在SOC验证中的应用
本文首先介绍RVM验证方法学和覆盖率驱动技术,然后详细分析如何使用结合覆盖率驱动技术的RVM验证方法学对SOC(S
wishbone spec
WISHBONE System-on-Chip (SoC)Interconnection Architecture for Portable IP Cores
星载可重构计算机硬件验证平台设计
随着片上系统SOC设计技术与大规模可编程逻辑器件的发展,嵌人式处理器在可编程器件卜的实现得到了广泛的应用介绍了一款基于Virt-111 XC2V3001〕的星载可重构计算机硬件验证平台的设计。在介绍该