smic
共 19 篇文章
smic 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 19 篇文章,持续更新中。
一种64位浮点乘加器的设计与实现
·摘要: 乘加操作是许多科学与工程应用中的基本操作,特别是在图形加速器和DSP等应用领域,浮点乘加器有着广泛的应用.论文针对PowerPC603e微处理器系统,基于SMIC 0.25μm 1P5M CMOS工艺,采用正向全定制的电路及版图设计方法,设计实现了一个综合使用改进Booth算法、平衡的4-2压缩器构成的Wallace树形结构、先行进位加法器的支持IEEE-754标准的64bi
2.45GHz高线性功率放大器设计
本文基于SMIC 0.18um RF-CMOS 工艺,以Agilent-ADS 为仿真平台实现了一种工作于2.45GHz 功率放大器的设计,仿真结果表明ADS 软件在建模和仿真分析方面表现出很好的性能。电路采用两级放大的结构,分别采用自偏置技术和电阻并联负反馈网络来缓解CMOS 器件低击穿电压的限制,同时保证了稳定性的要求。为了提高线性,采用了一种集成的二极管线性化电路对有源器件的输入电容变化提供
DSP内嵌PLL中的CMOS压控环形振荡器设计
·摘要: 介绍了一种用于DSP内嵌锁相环的低功耗、高线性CMOS压控环形振荡器.电路采用四级延迟单元来获得相位相差90.的正交输出时钟,每级采用调节电流源大小,改变电容放电速度的方式.基于SMIC 0.35μm CMOS工艺模型的仿真结果表明,电路可实现2MHz至90MHz的频率调节范围,在中心频率附近具有很高的调节线性度,且总功耗仅为3.5mW.
应用于十万门FPGA的全数字锁相环设计
在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时,减小时钟偏差,本文设计了内置于FPGA芯片中的延迟锁相环,采用一种全数
摸屏控制器芯片的高精度低功耗ADC设计
在便携式电子类广:品中,触摸屏由于其轻便、占用空间少、方便灵活等优点,已经逐
渐墩代键盘,成为嵌入式计算机系统的输入设备。对丁便携式或者电池供电的电了设备要
求比较低的供电电压和比较小的功耗。触摸屏控制器芯片的核心电路是模数转换器
(ADC),因此高性能的ADC设计成为关注的难点。在保征芯片面积小的胁提下,设计出
高精度、低功耗的ADC足本设计的核心。逐次逼近式(SAR)ADC具有8—16
FPGAIP核的设计
FPGA能够减少电子系统的开发风险和开发成本,缩短上市时间,降低维护升级成本,广泛地应用在电子系统中.随着集成电路向着片上系统(SoC)的发展,需要设计出FPGA IP核用于SoC芯片的设计.该论文的工作围绕FPGA IP核的设计进行,在FPGA结构设计优化和FPGAIP接口方案设计两方面进行了研究.设计改进了适用于数据通路的FPGA新结构——FDP.设计改进了可编程逻辑单元(LC);对可编程连线
应用于十万门FPGA的全数字锁相环设计.rar
在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时,减小时钟偏差,本文设计了内置于FPGA芯片中的延迟锁相环,采用一种全数
FPGA配置数据校验和SEU效应侦测的研究和设计.rar
为了满足用户的高端应用需求,高性能FPGA必须能够支持配置数据校验和单事件翻转SEU(Single Event Upset)效应侦测的功能。针对该需求,本文对FPGA配置数据校验和SEU效应侦测进行了研究。并根据FPGA配置数据和回读数据的格式,设计了配置数据校验电路和SEU效应侦测电路。其中数据的校验,采用的是循环冗余校验CRC(Cyclic Redundancy Check)算法。 电路首先用
双输出降压型开关电源的分析与设计.rar
随着便携式电子产品的日益普及,直流电压转换器(DC-DC)芯片得到广泛应用。由于这些产品通常使用单电池供电,能量有限,如何提高转换效率,降低功耗,延长电池寿命,便成为设计者需要考虑的主要问题。 本毕业设计提出了一种基于脉冲宽度调制(PWM)和脉冲频率调制(PFM)模式的高效率、低功耗开关电源直流电压转换器的设计方法。电路在负载电流较大(约>70mA)、电感电流连续时,采用开关频率2MHz的电
SMIC 40nm STD library userguide
SMIC40nm标准单元库用户手册,有需要的人请下载。
射频功率放大器集成电路研究
<p>射频功率放大器在雷达、无线通信、导航、卫星通讯、电子对抗设备等系统中有着广泛的应用,是现代无线通信的关键设备.与传统的行被放大器相比,射频固态功率放大器具有体积小、动态范围大、功耗低、寿命长等一系列优点;由于射频功率放大器在军事和个人通信系统中的地位非常重要,使得功率放大器的研制变得十分重要,因此对该课题的研究具有非常重要的意义.</p><p>设计射频集成功率放大器的常见工艺有GaAs,Si
一种低延时片上网络路由器的设计与实现
通过分析流水线结构和单周期结构的片上网络路由器,提出了一种低延时片上网络路由器的设计,并在SMIC 0.13um Mixed-signal/RF 1.2V/3.3V工艺进行流片验证。芯片测试结果表明,该路由器可以在300 MHz时钟频率下工作,并且在相同负载下,与其他结构的路由器相比较,其能够在较低延时下完成数据包传送功能。<br />
<img alt="" src="http://dl.eew
带有增益提高技术的高速CMOS运算放大器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流
一种高电源抑制比全工艺角低温漂CMOS基准电压源
基于SMIC0.35 μm的CMOS工艺,设计了一种高电源抑制比,同时可在全工艺角下的得到低温漂的带隙基准电路。首先采用一个具有高电源抑制比的基准电压,通过电压放大器放大得到稳定的电压,以提供给带隙核心电路作为供电电源,从而提高了电源抑制比。另外,将电路中的关键电阻设置为可调电阻,从而可以改变正温度电压的系数,以适应不同工艺下负温度系数的变化,最终得到在全工艺角下低温漂的基准电压。Caden
一种无片外电容LDO的瞬态增强电路设计
<span id="LbZY">利用RC高通电路的思想,针对LDO提出了一种新的瞬态增强电路结构。该电路设计有效地加快了LDO的瞬态响应速度,而且瞬态增强电路工作的过程中,系统的功耗并没有增加。此LDO芯片设计采用SMIC公司的0.18 μm CMOS混合信号工艺。仿真结果表明:整个LDO是静态电流为3.2 μA;相位裕度保持在90.19°以上;在电源电压为1.8 V,输出电压
一种基于gm_ID方法设计的可变增益放大器
<span id="LbZY">提出了一种基于gm /ID方法设计的可变增益放大器。设计基于SMIC90nmCMOS工艺模型,可变增益放大器由一个固定增益级、两个可变增益级和一个增益控制器构成。固定增益级对输入信号预放大,以增加VGA最大增益。VGA的增益可变性由两个受增益控制器控制的可变增益级实现。运用gm /ID的综合设计方法,优化了任意工作范围内,基于gm /ID和VGS关系的晶体管设计,实
一种增益增强型套筒式运算放大器的设计
设计了一种用于高速ADC中的全差分套筒式运算放大器.从ADC的应用指标出发,确定了设计目标,利用开关电容共模反馈、增益增强等技术实现了一个可用于12 bit精度、100 MHz采样频率的高速流水线(Pipelined)ADC中的运算放大器.基于SMIC 0.13 μm,3.3 V工艺,Spectre仿真结果表明,该运放可以达到105.8 dB的增益,单位增益带宽达到983.6 MHz,而功耗仅为2
应用于十万门FPGA的全数字锁相环设计
在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时,减小时钟偏差,本文设计了内置于FPGA芯片中的延迟锁相环,采用一种全数
FPGAIP核的设计
FPGA能够减少电子系统的开发风险和开发成本,缩短上市时间,降低维护升级成本,广泛地应用在电子系统中.随着集成电路向着片上系统(SoC)的发展,需要设计出FPGA IP核用于SoC芯片的设计.该论文的工作围绕FPGA IP核的设计进行,在FPGA结构设计优化和FPGAIP接口方案设计两方面进行了研究.设计改进了适用于数据通路的FPGA新结构——FDP.设计改进了可编程逻辑单元(LC);对可编程连线