s2

共 94 篇文章
s2 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 94 篇文章,持续更新中。

SpeechClock是在凌阳提供的电子钟的范例的基础之上实现的电子时钟的源程序 调试环境:unSPIDE184 运行设备:SPCE061A+LED&KEY模板 功能:时钟显示(日期与时间) L

SpeechClock是在凌阳提供的电子钟的范例的基础之上实现的电子时钟的源程序 调试环境:unSPIDE184 运行设备:SPCE061A+LED&KEY模板 功能:时钟显示(日期与时间) LED显示 电子报时、整点报时、闹钟 使用说明:B口b0-b7 连 DIG b8-b15连 SEG 按S0键报时,按S1或S2键切换显示(时间或日期) 长按S0键进入校时状态,在

ADT串的实现:主要包括以下操作:§ copy(s1,s2)把串s1复制到s2 § concat(s,s1,s2)连接S1,S2

ADT串的实现:主要包括以下操作:§ copy(s1,s2)把串s1复制到s2 § concat(s,s1,s2)连接S1,S2,结果放在S中 § delete(s,i,j)将串s中从第i个字符开始的连续j个字符删除,如果i+j>s.len则一直删除到串尾 § insert(s,s1,i)将串S1插入串S的第i个字符后

FLASH+SwiftMP3波形同步播放器模型 功能说明:FLASH+SwiftMP3波形同步的原理其实很简单

FLASH+SwiftMP3波形同步播放器模型 功能说明:FLASH+SwiftMP3波形同步的原理其实很简单,SwiftMP3把MP3转换成SWF的时候,把mp3中的音频数据以变量s0、s1、s2、s3、……、s17共18个变量储存,然后我们就可以根据这些变量的值即时设置波谱柱的高度了。注意我只是提供一个模型,解决了主要的技术内核,但这个播放器离实际应用还有一段距离,需要你自己去完善。 使用

用GA直接训练BP网络的权重算法 主程序:gafault.m 它包括以下子程序: 1. BP网络初始化:nninit.m――给出P

用GA直接训练BP网络的权重算法 主程序:gafault.m 它包括以下子程序: 1. BP网络初始化:nninit.m――给出P,T,R,S1,S2; 2. 适应值计算函数:gabpEval.m; 3.将遗传算法的编码解码为BP网络所对应的权值、阈值函数:gadecod.m;

北大青鸟ACCP课程S2项目案例2影院售票系统

北大青鸟ACCP课程S2项目案例2影院售票系统

实现pc机键盘(p/s2接口)与8位单片机连接使用 原理:键盘时钟接在p3.2口

实现pc机键盘(p/s2接口)与8位单片机连接使用 原理:键盘时钟接在p3.2口,既8051的外部中断int0上,键盘数据接到p1.0上 每次按键,键盘会向单片机发脉冲使单片机发生外部中断,数据有p1.0口一位一位传进来 传回的数据格式为:1位开始位(0),8位数据位(所按按键的通码,用来识别按键),1位校验位(奇校验) 1位结束位(1) 实现:将键盘发回的数据放到一个缓冲区里(数组),

本次程序的题目为:进程管理——支持多个进程并发运行的简单的进程管理模拟系统

本次程序的题目为:进程管理——支持多个进程并发运行的简单的进程管理模拟系统,对本实验的分析要求是:⑴系统中的同步机构采用信号量上的P、V操作的机制;⑵控制机构包括阻塞和唤醒操作;⑶时间片中断处理程序处理模拟的时间片中断;⑷进程调度程序负责为各进程分配处理机;⑸根据用户的需求来创建n个进程(n为即满足用户需求,又不超出系统可容的最大进程数),各进程互斥地访问使用临界资源 S1、S2;⑹使用动态优先数

实现10000进制(0000~9999)加/减计数

实现10000进制(0000~9999)加/减计数,S1为加数按键,每按一次S1, 计数加1,当计数至9999时,再按S1键则复位0000;S2为减数按键,每按 一次S2,计数减1,当计数至0000时,再按S2键则置数为9999。

一款类似百度知道系统的问题解答系统

一款类似百度知道系统的问题解答系统,问题页面自动生成静态网页- M( ]- `+ X0 x 系统特色: + O$ U8 n- [ z# {/ E本系统结合了仿百度知道程序和仿新浪爱问程序的共同优点,设计更加合理 6 X) H8 a5 t9 h& D6 e8 S9 p2 P 问题页面实时生成静态页面,减少系统开销,更利于搜索引擎的收录 ! f5 U& N3 J+ B7 I" S完美使用系

实验指导书 (TPC-H实验台C语言版)

<P>《现代微机原理与接口技术》实验指导书 TPC-H实验台C语言版</P> <P>1.实验台结构<BR>1)I / O 地址译码电路<BR>如上图1所示地址空间280H~2BFH共分8条译码输出线:Y0~Y7 其地址分别是280H~287H、288H~28FH、290H~297H、298H~29FH、2A0H~2A7H、2A8H~2AFH、2B0H~2B7H、2B8H~2BFH,8根译码输出线在

200mV~10V/0-24V电平单输入单输出模拟信号隔离变送器

转速传感器信号隔离变送器,正弦波整形 主要特性: &gt;&gt; 转速传感器信号直接输入,整形调理方波信号 &gt;&gt; 200mV峰值微弱信号的放大与整形 &gt;&gt; 正弦波、锯齿波信号输入,方波信号输出 &gt;&gt; 不改变原波形频率,响应速度快 &gt;&gt; 电源、信号:输入/输出 3000VDC三隔离 &gt;&gt; 供电电源:5V、12V、15V或24V直流单电源供

逆变电路的基本工作原理

<P>单相桥式逆变电路为例:<BR>S1~S4是桥式电路的4个臂,由电力电子器件及辅助电路组成。S1、S4闭合,S2、S3断开时,负载电压uo为正S1;S1、S4断开,S2、S3闭合时,uo为负,把直流电变成了交流电。改变两组开关切换频率,可改变输出交流电频率。<BR>图5-1 逆变电路及其波形举例<BR>电阻负载时,负载电流io和uo的波形相同,相位也相同。阻感负载时,io滞后于uo,波形也不同

DVBSS2调制器的设计及其FPGA实现.rar

数字高清电视是当前世界上最先进的图像压缩编码技术和数字传输技术的结合,是高技术竞争的焦点之一。其中,信道处理系统及其相关芯片更是集中了数字信号处理、前向纠错编解码等数字电视传输的核心技术,成为设计和开发整个数字电视系统的关键技术之一。本文以卫星数字电视的信道处理系统为对象,结合国际通行的DVB-S/S2标准,研究了该系统在发射端的设计与实现所涉及到的一系列内容。 本文介绍了数字电视的发展概况和主要

LDPC码译码器FPGA实现研究

LDPC码以其接近Shannon极限的优异性能在编码界引起了轰动,成为研究的热点。随着研究的不断深入和技术的发展,目前,LDPC码已经被多个通信系统定为信道编码方案,并被应用到第二代数字视频广播卫星(DVB—S2)通信系统中。由于LDPC码译码过程中所涉及的数据量庞大,译码时序控制复杂,如何实现LDPC码译码器成为了人们研究的重点。 论文以基于FPGA实现LDPC码译码器为研究目标,主要对译码算法