s曲线

共 65 篇文章
s曲线 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 65 篇文章,持续更新中。

信号分离电路(ppt)

<P>第四章&nbsp; 信号分离电路<BR>&nbsp;<BR>第四章&nbsp; 信号分离电路 第一节&nbsp; 滤波器的基本知识<BR>一、滤波器的功能和类型<BR>1、功能:滤波器是具有频率选择作用的电路或运算处理系统,具有滤除噪声和分离各种不同信号的功能。<BR>2、类型:<BR>按处理信号形式分:模拟滤波器和数字滤波器<BR>按功能分:低通、高通、带通、带阻<BR>按电路组成分:LC

针对远程系统的小型温度传感器 (tiny temperatu

The LM20, LM45, LM50, LM60, LM61, and LM62 are analog output temperature sensors. They have various output voltage slopes (6.25mV/°C to 17mV/°C) and power supply voltage ranges (2.4V to 10V).The LM20

STM32F10xxx设备中如何得到高精度ADC

<p> The STM32F10xxx microcontroller family embeds up to three advanced 12-bit ADCs (depending on the device) with a conversion time down to 1 &mu;s. A self-calibration feature is provided to enhance

DN426 6通道工业监控应用的SAR ADC

<p> &nbsp;</p> <div> The 14-bit LTC2351-14 is a 1.5Msps, low power SARADC with six simultaneously sampled differential inputchannels. It operates from a single 3V supply and featuressix independent

校准ADC内部偏移的光学微控制器DS4830

<div> Abstract: The DS4830 optical microcontroller&#39;s analog-to-digital converter (ADC) offset can change with temperature and gainselection. However, the DS4830 allows users to measure the ADC in

带有增益提高技术的高速CMOS运算放大器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流

IBIS模型之第2部分-IBIS模型总质量的确定

<div> 本文是三部曲系列文章的第 2 部分。第 1 部分(请见参考文献 1)讨论了数字输入/输出缓冲器信息规范 (IBIS) 仿真模型的基本要素,以及它们在 SPICE 环境中的产生过程。本文(第 2 部分)将研究 IBIS 模型正确性检测。第 3 部分将刊登在后续《模拟应用期刊》上,其将介绍 IBIS 用户如何对印刷电路板 (PCB)开发阶段出现的信号完整性问题进行研究。<br /> <

RF至数字接收器的信号链噪声分析

<p> &nbsp;</p> <div> Designers of signal receiver systems often need to performcascaded chain analysis of system performancefrom the antenna all the way to the ADC. Noise is a criticalparameter in t

MAX2691 L2 Band GPS Low-Noise Amplifier

<p> &nbsp;</p> <div> The MAX2691 low-noise amplifier (LNA) is designed forGPS L2 applications. Designed in Maxim&rsquo;s advancedSiGe process, the device achieves high gain andlow noise figure while

逐次逼近式AD转换器研究

<p> <span style="color: rgb(26, 24, 24); font-family: Arial, Helvetica, sans-serif; line-height: 15px; ">A tutorial on SAR type A/D converters, this note contains detailed information on several 12-b

基于锁相放大器的试验机采集系统

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于STM32、STM8处理器,设计完成了万能试验机的多个功能模块。为了提高小信号的采集精度与速度,用多处理器设计了一种混合式的锁相放大器,并运用数字处理进行进一步处理,具有很高的性价比。在位移信号采集中,运用STM8

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

增量式光电编码器信号处理电路方案

设计了一种集编码器信号接收、光电隔离、鉴相、频率电压转化和电压调整输出功能于一体的综合性电路,并对电路各组成部分作了较为详细的分析和阐述。实践证明,该电路通用性强、操作简单、性能可靠、实用性强。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-1202161F92S54.jpg" />

西门子S7-300 PID用法

<p> PID(比例-积分-微分)控制器作为最早实用化的控制器已有70多年历史,现在仍然是应用最广泛的工业控制器。PID控制器简单易懂,使用中不需精确的系统模型等先决条件,因而成为应用最为广泛的控制器。</p> <p> <img alt="" height="192" src="http://dl.eeworm.com/ele/img/319641-1201131H103596.jpg" st

相敏检波电路鉴相特性的仿真研究

<P>分析了调幅信号和载波信号之间的相位差与调制信号的极性的对应关系,得出了相敏检波电路输出电压的极性与调制信号的极性有对应关系的结论。为了验证相敏检波电路的这一特性,给出3 个电路方案,分别选用理想元件和实际元件,采用Multisim 对其进行仿真实验,直观形象地演示了相敏检波电路的鉴相特性,是传统的实际操作实验所不可比拟的。<BR>关键词:相敏检波;鉴相特性;Multisim;电路仿真</P>

基于MC9S08SL8的电动汽车仪表盘信号转换器设计

<span id="LbZY">笔者以Freescale的S08系列8位微处理器MC9S08SL8为核心,为某电动汽车设计了一款仪表盘信号转换器,实现了电机转速检测、与电机控制器的LIN通信、原车仪表信号模拟等功能。利用芯片内部资源特性设计了其硬件结构及电路,根据仪表盘的原理和工作方式设计了软件流程,装车试验运行稳定,有很高的实用价值。<br /> <img alt="" src="http://

单端10-bit SAR ADC IP核的设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">本设计通过采用分割电容阵列对DAC进行优化,在减小了D/A转换开关消耗的能量、提高速度的基础上,实现了一款采样速度为1

cadence操作常用快捷键总结

schematic常用快捷键 x:检查并存盘 s:存盘 [:缩小 ]:放大 F:整图居中显示 u:撤销上一次操作 Esc:清楚刚键入的命令 c:复制 m:移动

低噪声放大器(LNA)

LNA的功能和指标<BR>二端口网络的噪声系数<BR>Bipolar LNA<BR>MOS LNA<BR>非准静态(NQS)模型和栅极感应噪声<BR>CMOS最小噪声系数和最佳噪声匹配<BR>参考文献<BR>LNA 的功能和指标<BR>&#8226; 第一级有源电路,其噪声、非线性、匹配等性<BR>能对整个接收机至关重要<BR>&#8226; 主要指标<BR>– 噪声系数(NF)<BR>取决于系统

低功耗高速跟随器的设计

提出了一种应用于CSTN-LCD系统中低功耗、高转换速率的跟随器的实现方案。基于GSMC±9V的0.18 μm CMOS高压工艺SPICE模型的仿真结果表明,在典型的转角下,打开2个辅助模块时,静态功耗约为35 μA;关掉辅助模块时,主放大器的静态功耗为24 μA。有外接1 μF的大电容时,屏幕上的充放电时间为10 μs;没有外接1μF的大电容时,屏幕上的充放电时间为13μs。验证表明,该跟随器能