quartusII

共 368 篇文章
quartusII 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 368 篇文章,持续更新中。

随机存储器VHDL代码

随机存储器VHDL代码,已用quartusII6.0验证,可用,可实现模块

在QuartusII里用VHDL仿真实现电梯控制器

在QuartusII里用VHDL仿真实现电梯控制器

详细介绍了用QuartusII的使用流程

详细介绍了用QuartusII的使用流程

用VHDL编写的quartusii平台上的串行EEPROM配置读取的程序。

用VHDL编写的quartusii平台上的串行EEPROM配置读取的程序。

VHDL 的一个流水灯程序 开发平台Quartusii 使用的延时方法为分频思想

VHDL 的一个流水灯程序 开发平台Quartusii 使用的延时方法为分频思想

用NiosII实现的数字钟

用NiosII实现的数字钟,经过本人测试运行正常,开发环境:QuartusII6.0和NiosII IDE6.0

quartusii中文指南1设计输入2图表和原理图编辑器3支持的第三方工具

quartusii中文指南1设计输入2图表和原理图编辑器3支持的第三方工具

实现一个10秒倒计时电路

实现一个10秒倒计时电路,要求使用8*8点阵显示计时结果。在QuartusII平台上设计程序和仿真题目要求,并下载到实验板验证实验结果。

一种基于FPGA和quartusII技术开发的彩色LED显示测试程序

一种基于FPGA和quartusII技术开发的彩色LED显示测试程序

关于verilog的使用说明文件

关于verilog的使用说明文件,对如何使用和提高quartusii很帮组,里面的说明都是中文的

FPGA实现的数字日历

用VerilogHDL语言在DE2开发板上实现的数字日历功能,直接基于QUARTUSII的工程案例,可以直接使用。

利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2

利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2,该环境集成了IP核,可以提高开发效率。

ALTERA quartusii 破解

ALTERA quartusii 破解

用于实现超声回波数据的对数压缩处理,用ALTERA QUARTUSII5.1以上版本软件可以打开

用于实现超声回波数据的对数压缩处理,用ALTERA QUARTUSII5.1以上版本软件可以打开

使用VHDL硬件描述语言实现了直接频率合成器的制作

使用VHDL硬件描述语言实现了直接频率合成器的制作,并在Altera公司的CycloneII上得到实现,验证了代码的正确性。用户操作可以参照程序中的说明,请使用QuartusII6.0以上版本打开,低版本打开时会有错误提示

QuartusII软件培训教程

QuartusII软件培训教程,介绍了QuartusII的一些基础知识,供初学者参考!

利用QuartusII的"MegaWizard Plug-In Manager", 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE 把它们作为一个proje

利用QuartusII的"MegaWizard Plug-In Manager", 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE 把它们作为一个project,DEVICE选用EPF10K70RC240-4,对它们进行 时序仿真,将仿真波形(输入输出选用group)在一页纸上打印出来。 2.利用QuartusII的"MegaWizard Pl

數位電子時鐘 用自製圖檔製成 不是用quartusII 內建的圖檔製成

數位電子時鐘 用自製圖檔製成 不是用quartusII 內建的圖檔製成

实验二须知

<div> 实验内容: </div> <div> <br /> </div> <div> 1.利用QuartusII的"MegaWizard Plug-In Manager",<br /> &nbsp; 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE<br /> &nbsp; 把它们作为一个project,DEVICE选用EPF10K70RC240-4,对

脉冲宽度调制

脉冲宽度调制,VHDL代码编写,包括QUARTUSII和MODELSIM工程以及testbench