基于IP技术在民航空管通信网络建设中的应用研究基于IP技术在民航空管通信网络建设中的应用研究
上传时间: 2022-03-12
上传用户:
MAX10 FPGA 设计指南+ufm+GPIO+配置+数学算法IP技术手册
上传时间: 2022-05-13
上传用户:
0引言对于一个程序员,如果要从头开始完全由自己来编写一个用于通信的应用程序,必须对相关的网络协议及其它的一些底层技术有较深入的了解,编程难度比较大。Visual Basic(VB)为广大程序员提供了基于WindowsSockets网络编程接口的Winsock控件,它封装了所有繁琐的技术细节,并提供了访问TCP和UDP网络服务的方便途径,只需通过设置控件的属性并调用其方法就可轻易连接到一台远程计算机中,并且还可以实现双向交换数据。因此,利用VB的Winsock 控件来编写基于TCP和UDP协议的通信程序,可以降低编程难度,简化应用程序。1TCP和UDP协议介绍TCP和UDP是TCP/IP协议中的两个传输层协议,它们使用IP路由功能把数据包发送到目的地,从而为应用程序及应用层协议提供网络服务。TCP(Transmission Control Protocol,传输控制协议)是面向连接的协议。“面向连接”就是在正式通信前必须要与对方建立起可靠的连接,这就好象平时的打电话,必须等线路接通了、对方拿起话筒才能相互通话。一个TCP连接必须要经过三次“对话“才能建立起来,其中的过程非常复杂。UDP(User Data Protocol,用户数据报协议)是与TCP相对应的协议,是面向非连接的协议。“面向非连接”就是在正式通信前不必与对方先建立连接,不考虑对方状态就直接发送数据,这就好象平时的发手机短信,不必考虑对方状态,只需要输入对方手机号就行。TCP提供的是面向连接的、可靠的数据流传输,而UDP提供的是面向非连接的、不可靠的数据流传输。面向连接的协议在任何数据传输前就建立好了点到点的连接,面向非连接的协议在数据传输之前不建立连接,而是在每个中间节点对面向非连接的包和数据包进行路由。
上传时间: 2022-06-24
上传用户:
随国民经济的飞速发展,用电量的日益增加,电网的经济运行已是一个不可忽视的问题。因此,如何降低网损,提高电力系统的输电效率,保证电力系统的经济运行是电力系统面临的实际问题,也是电力系统研究的主要方向之一。 电力系统在运行过程中,由于感性负载的存在,使电网无功功率大量增加。另外,近些年来,国民经济各部门大力推广使用各种新型的电力电子整流装置,他们在减少能量耗损的同时,也带来了功率因数下降、电压波动、闪变、三相不平衡以及谐波干扰等问题。其最终结果都是使配电设备的使用效能得不到充分发挥,设备的附加功耗增加。因此,进行有效的无功功率补偿,提高功率因数是电网及电力系统安全经济运行的重要保证。毫无疑问,无功功率补偿的研究势在必行。 我国与世界上发达国家相比,无论从电网功率因数还是补偿深度来看,都有较大差距,因此在我国大力推广无功补偿技术尤为迫切。 对于实际应用的MCR,要求能够自动控制。本文采用以单片机为核心的控制器方案,包括检测电路、控制电路、触发电路、键盘显示电路和通信电路等。检测电路用于检测变压器二次侧的电压和电流并获耿同步信号;控制电路根据相应的控制策略,对检测信号和给定输入量进行计算,给出控制信号;触发电路根据控制信号输出的控制信号产生相应触发角的晶闸管触发脉冲;键盘可用来输入各种控制指令,显示电路可以直观的输出系统的各种状态;通信电路提供与控制站的数据交换,以便实现电力系统的集中控制。 文中对补偿器模型进行了实验验证,实验结果与文中分析一致,说明了本文补偿理论的正确性和可行性。
上传时间: 2013-06-22
上传用户:pkkkkp
变电站自动化系统在我国应用发展十多年来,为保障电网安全经济运行发挥了重要作用。但目前也多少存在着二次接线复杂,自动化功能独立、堆砌,缺少集成应用和协同操作,数据缺乏有效利用等问题。这些问题大多是由变电站整体数字化水平不高、缺乏能够完备实现信息标准化和设备之间互操作的变电站通信标准造成的。 电力工业发展和市场化改革的深入对供电质量和电网安全经济运行的要求不断提高,作为输配电系统的信息源和执行终端,变电站数字化、信息化的要求越发迫切,数字化变电站成为变电站自动化系统的发展方向。电子式电流/电压互感器、智能开关等智能化一次设备的诞生使建设数字化变电站成为可能,高速、可靠和开放的通信网络以及完备的通信系统标准是数字化变电站实现的保障,特别是最新颁布的变电站通信网络与系统的国际标准-IEC 61850为建设数字化变电站提供了全面规范。本文以IEC 61850和基于IEC 61850的数字化变电站通信网络为研究对象,结合新架构的全网络化数字保护平台与试验系统研制的具体实践,展开专门研究,主要内容包括: ◇ IEC 61850的理论分析①揭示了IEC 61850与数字化变电站的内在关联。 ②总结了IEC 61850的内涵,通过分析说明IEC 61850不再是简单的通信协议,更多意味的是变电站自动化系统的功能建模方法。 ③归纳了IEC 61850的主要技术特征,包括功能分层的变电站、面向对象的信息模型、功能与通信的解耦、变电站配置语言和面向对象的数据自描述等。 ④从“类”的角度入手分析了IEC 61850信息模型,指出信息模型具备了类的共性和特性。以合并单元为例,对信息模型的属性和服务进行了具体分析。 ◇ IEC 61850的应用研究①从系统和设备两个层面总结了实践IEC 61850的一般步骤。 ②分析了采样值传输(SVC)和通用变电站事件(GSE)2类重要的通信服务。 ③研究了核心ACSI、GOOSE、SMV、GSE管理、GSSE,时间及时间同步等通信模型的特殊通信服务映射。 ④讨论了信息模型实体的构建方法,即如何让设备的实际功能、运行机制和数据能够准确和完备的实现设备对应信息模型的所有细节。IEC 61850没有对实现标准的具体方法作出规定,这给各厂商在技术实现上留出了足够的自由发挥空间。但同时我们注意到若仅在“形态”层面上实践IEC 61850,而不顾及IEC 61850的内涵和应用价值,则可能无法实现IEC 61850的预定目标或使IEC 61850的有益效果大打折扣。出于如此考虑,在提出3种可能的构建方案的基础上,经过分析从中选择出作者认为最优的方案,并给出了示例。 ◇基于IEC 61850的数字化变电站通信网络(CNDS)的研究①在分析以太网介质访问控制方法的基础上,针对标准以太网存在延时不确定的问题,总结了提高以太网实时性能的主要措施,并从中选择出适用于CNDS的措施。 ②分析了CNDS的特征,特别是与同样基于以太网的一般局域网的区别,针对CNDS在网络可靠性和安全性等方面的特殊要求,提出了应对措施和解决方案。 ③提出了过程子网和全站惟一网络2种组网方案。通过分析各自的特点与实现难度,指出过程子网目前较易实现,而全站惟一网络将凭借信息高度共享等优势成为CNDS的最终形态。阐述了VLAN、由交换机实现网络冗余等组网技术在SAS中的应用方法及IED自身通信冗余的实现方法。 ④归纳了CNDS数据流的类型和到达时间规律:建立了简单数据流模型为表征数据流、研究数据流业务特征和分析CNDS性能提供了有用工具;分析了TcP协议及其运行机制,提出了TcP应用于CNDS的优化方法。 ⑤利用OPNET网络仿真技术,建立了EMAC和TCP/IP仿真节点模型,对以太网、TCP和交换式以太网的基本特征等进行了仿真研究;依据CNDS实际承载的功能,建立了过程子网和站级网络的动态仿真模型,围绕网络延时和端到端延时等网络性能指标,对不同组网方式和应用功能下的网络性能进行了考察,得出了具有普遍适用性的结论和建议,为分析解决此类问题提供了通用方法。 ◇可接入CNDS的全网络化数字保护平台与试验系统的设计与实现①阐述了一种新架构的、能够无缝接入CNDS并具有多种运行方式的全网络化数字保护平台与试验系统的软硬设计和实现方法。提出了适用于数字保护的RTOS多任务划分方法。 ②以馈线保护测控装置为例,建立了平台的IEC 61850信息模型。以此为基础,在平台内部实现了利用SMV和GOOSE报文传输采样值和开入/开出信息,即实现了遵循IEC 61850的过程层通信,为平台接入IEC 61850系统和数字化变电站做好了准备。 ③进行了保护测量功能和过程层通信试验,验证了平台的可用性和过程层通信的可靠性,为类似设计方法在间隔层IED上的应用提供了可信依据。
上传时间: 2013-05-28
上传用户:lyy1234
随着电力系统自动化技术的发展,电机与通信的结合日益紧密,数据监控方式也在发生着变化。传统的电机监控方式的监控者和被监控对象都是固定的,无论任何一端都无法随意移动;并且针对偏僻、偏远地域监控不容易实现。所以传统的的方式已经无法满足电力系统日益发展的要求。GPRS采用分组交换方式,仅在实际传送和接收数据时才占有无线资源,基于GPRS的无线传输系统能实现远程的无线数据传输,并且组网方便、灵活。随着Internet技术的推广和GPRS通信技术的发展,GPRS网络通信以其更加低廉的价格和永远在线的性能有着不可估量的发展前景。无线传输终端也在各行各业有着广泛的应用前景。 本文首先介绍了GPRS技术的特点和应用,以及基于GPRS网络的传输协议,然后提出了一种基于GPRS的无线传输终端设计方案。基本思想是将GPRS传输终端经由GPRS网接入Internet网,实现数据终端与监控中心的数据交换。设计中选择采用内嵌了TCP/IP协议的Rabbit2000为控制模块,选用SIM100作为无线模块。Rabbit2000微处理器是美国Z-World公司专为面向Internet的嵌入式系统而设计的MCU,它很好地解决了存储空间、运行速度、网络通信以及程序开发的问题。 文中给出了系统的硬件和软件设计。硬件包括控制单元的存储扩展,与模块的接口电路以及外围电路。软件设计采用Dynamic C语言编写,主要包括了两个部分,PPP协议及数据传输的实现,在实现数据传输的基础上,对UDP和TCP传输方式进行比较,选择适合电机远程监控的方案。
上传时间: 2013-07-11
上传用户:daoxiang126
通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换。像8251、NS8250、NS16550等都是常用的UART芯片,但是这些专用的串行接口芯片的缺点是数据传输速率比较慢,难以满足高速率数据传输的场合,而更重要的就是它们都具有不可移植性,因此要利用这些芯片来实现PC机和FPGA芯片之间的通信,势必会增加接口连线的复杂程度以及降低整个系统的稳定性和有效性。 本课题就是针对UART的特点以及FPGA设计具有可移植性的优势,提出了一种基于FPGA芯片的嵌入式UART设计方法,其中主要包括状态机的描述形式以及自顶向下的设计方法,利用硬件描述语言来编制UART的各个子功能模块以及顶层模块,之后将其集成到FPGA芯片的内部,这样不仅能解决传统UART芯片的缺点而且同时也使整个系统变得更加具有紧凑性以及可靠性。 本课题所设计的LIART支持标准的RS-232C传输协议,主要设计有发送模块、接收模块、线路控制与中断仲裁模块、Modem控制模块以及两个独立的数据缓冲区FIFO模块。该模块具有可变的波特率、数据帧长度以及奇偶校验方式,还有多种中断源、中断优先级、较强的抗干扰数据接收能力以及芯片内部自诊断的能力,模块内分开的接收和发送数据缓冲寄存器能实现全双工通信。除此之外最重要的是利用IP模块复用技术设计数据缓冲区FIFO,采用两种可选择的数据缓冲模式。这样既可以应用于高速的数据传输环境,也能适合低速的数据传输场合,因此可以达到资源利用的最大化。 在具体的设计过程中,利用Synplify Pro综合工具、ModelSim仿真工具、ISE集成的软件开发环境中对各个功能模块进行综合优化、仿真验证以及下载实现。各项数据结果表明,本课题中所设计的UART满足预期设计目标。
上传时间: 2013-08-02
上传用户:rocketrevenge
随着计算机及其外围设备的发展,传统的并行接口和串行接口在灵活性和接口扩展等方面存在的缺陷愈来愈不可回避,并逐渐成为计算机通信的瓶颈。在这种情况下,通用串行总线(Universal Serial Bus,USB)诞生了。USB由于具有传输速率高、价格便宜、使用方便、灵活性高、支持热插拔、接口标准化和易于扩展等优点,目前已经成为计算机外设接口的主流技术,在计算机外围设备和消费类电子领域正获得越来越多的应用。 @@ 本文基于USB2.0协议规范,设计了一款支持高速和全速传输的USB2.0设备控制器IP核。文中着重介绍了这款设备控制器IP核的设计和FPGA验证工作,详细研究并分析了USB2.0规范,根据规范提出了一种USB2.0设备控制器整体构架方案,描述了各个功能子模块硬件电路的功能及实现。从可重用的角度出发,对设备控制器模块进行优化设计,增加多个灵活的配置选项,根据不同的应用对硬件进行配置,使其在满足要求的情况下去除冗余电路,以减少占用面积和功耗,从而使其灵活地应用于各种USB系统。本文还研究了IP核的验证方法,并对所设计的USB2.0设备控制器建立了功能完备的ModelSim仿真验证环境,搭建了FPGA硬件验证平台,设计了具有AHB接口的设备控制器和带有8051的设备控制器,并分别在FPGA平台上进行了功能验证。 @@ 本文所设计的USB2.0设备控制器IP核可配置性高,使用者可以自由配置所需端点的个数以及每个端点类型等,可以集成于多种USB系统中,适于各类USB设备的开发。本课题所取得的成果为USB2.0设备类的研究和开发积累了经验,并为后来实验室某项目测试芯片的USB数据采集提供了参考方案,也为未来USB3.0接口IP核的开发和应用奠定了基础。 @@关键词USB2.0控制器;IP核;FPGA;验证
上传时间: 2013-06-30
上传用户:nanfeicui
DDR2 SDRAM是目前内存市场上的主流内存。除了通用计算机系统外,大量的嵌入式系统也纷纷采用DDR2内存,越来越多的SoC系统芯片中会集成有DDR2接口模块。因此,设计一款匹配DDR2的内存控制器将会具有良好的应用前景。 论文在研究了DDR2的JEDEC标准的基础上,设计出DDR2控制器的整体架构,采用自项向下的设计方法和模块化的思想,将DDR2控制器划分为若干模块,并使用Verilog HDL语言完成DDR2控制器IP软核中初始化模块、配置模块、执行模块和数据通道模块的RTL级设计。根据在设计中遇到的问题,对DDR2控制器的整体架构进行改进与完善。在分析了Altera数字PHY的基本性能的基础上,设计DDR2控制器与数字PHY的接口模块。搭建DDR2控制器IP软核的仿真验证平台,针对设计的具体功能进行仿真验证,并实现在Altera Stratix II GX90开发板上对DDR2存储芯片基本读/写操作控制的FPGA功能演示。 论文设计的DDR2控制器的主要特点是: 1.支持数字PHY电路,不需要实际的硬件电路就完成DDR2控制器与DDR2存储芯片之间的物理层接口,节约了设计成本,缩小了硬件电路的体积。 2.将配置口从初始化模块中分离出来,简化了具体操作。 3.支持多个DDR2存储芯片,使得DDR2控制器的应用范围更为广阔。 4.支持DDR2的三项新技术,充分发挥DDR2内存的特性。 5.自动DDR2刷新控制,方便用户对DDR2内存的控制。
上传时间: 2013-06-10
上传用户:ynzfm
当前,片上系统(SOC)已成为系统实现的主流技术。流片风险与费用增加、上市时间压力加大、产品功能愈加复杂等因素使得SOC产业逐渐划分为IP提供者、SOC设计服务者和芯片集成者三个层次。SOC设计已走向基于IP集成的平台设计阶段,经过严格验证质量可靠的IP核成为SOC产业中的重要一环。 GPIB控制器芯片是组建自动测试系统的核心,在测试领域应用广泛。本人通过查阅大量的技术资料,分析了集成电路在国内外发展的最新动态,提出了基于FPGA的自主知识产权的GPIB控制器IP核的设计和实现。 本文首先讨论了基于FPGA的GPIB控制器的背景意义,接着对FPGA开发所具备的基本知识作了简要介绍。文中对GPIB总线进行了简单的描述,根据芯片设计的主要思想,重点在于论述怎样用FPGA来实现IEEE-488.2协议,并详细阐述了GPIB控制器的十种接口功能及其状态机的IP核实现。同时,对数据通路也进行了较为细致的说明。在设计的时候采用基于模块化设计思想,用VerilogHDL语言完成各模块功能描述,通过Synplifv软件的综合,用Modelsim对设计进行了前、后仿真。最后利用生成的模块符号采取类似画电路图的方法完成整个系统芯片的lP软核设计,并用EDA工具下载到了FPGA上。 为了更好地验证设计思想,借助EDA工具对GPIB控制器的工作状态进行了软件仿真,给出仿真结果,仿真波形验证了GPIB控制器的工作符合预想。最后,本文对基于FPGA的GPIB控制器的IP核设计过程进行了总结,展望了当前GPIB控制器设计的发展趋势,指出了开展进一步研究需要做的工作。
上传时间: 2013-06-12
上传用户:mqien