基于DSP_Builder的FIR滤波器设计与实现
·摘要: 针对FIR数字滤波器的基本原理和结构特点,利用DSP Builder软件设计了32阶低通FIR滤波器,对该滤波器的性能进行了仿真,并将设计下载到FPGA中进行了硬件测试,测试结果表明:采用该方法设计FIR滤波器简单易行,可缩短设计进程,设计出的滤波器的性能稳定可靠,达到了预期目...
·摘要: 针对FIR数字滤波器的基本原理和结构特点,利用DSP Builder软件设计了32阶低通FIR滤波器,对该滤波器的性能进行了仿真,并将设计下载到FPGA中进行了硬件测试,测试结果表明:采用该方法设计FIR滤波器简单易行,可缩短设计进程,设计出的滤波器的性能稳定可靠,达到了预期目...
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确...
·RTDX与Matlab实现基于DSP的FIR滤波器设计...
·DSP平台FIR滤波器实验设计教学研究...
·基于DSP_Builder的16阶FIR滤波器实现...