fff
共 29 篇文章
fff 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 29 篇文章,持续更新中。
基于FPGA的FFT设计与实现
在数字信号处理中,许多算法如相关、滤波、谱估计、卷积等都可通过转化为DFT实现,从而为离散信号分析从理论上提供了变换工具。但DFT计算量大,实现困难。FFT的提出使DFT的运算效率提高了1~2个数量级。在基于FPGA 的FFT 设计中, 为了提高速度, 提出了用移位寄存器存储旋转因子的方法, 并且在FPGA 上做了验证。实验结果表明, 该方法和普遍采用ROM做旋转因子存储器的方法相比, 大幅提高了
ad420c语言程序
AD420位16位精度的DAC,选取5个值为输出测试点:0xffff/20mA, 0xbfff/16mA,0x7fff/12mA,0x3fff/8mA,0x0/4mA。间隔的向AD420写入以上5个16位的数值,以其达到输出指定电流的目的。LCD第一行显示写入的整型数据,第二行为AD420理论应输出的电流值,用万用表200mA档测试AD420的实际输出电流。
基于FPGA的高速AD转换
在雷达设计中,需要对接收到的信号首先进行模数转换,其转换速度和准确性直接决定了之后FFF等运算的准确性,最终影响雷达测量精度。介绍了一种基于FPGA,利用芯片ADS7890实现一种快速14住串行AD转换,对系统的软件和硬件做了说明。硬件部分主要为ADS7890的基本外围电路以及芯片EP2C35F672C与其的控制连接,软件部分利用Quaaus II 8.0编程
STM32-bootloader流程解析
<p>STM32 bootloader 流程解析 stm32在内部有硬件bootloader,但那是在生产烧录时使用的。 stm32在flash开头的4K程序空间是可以设置成防擦除的,是天生的bootloader存放区。 我的思想是在开头的4K空间(0x8000000-0x8000FFF)放置一个独立程序,主程序编译地址 放在0x8001000后端。 上电时,bootloade
基于51单片机的Pt100的温度计程序
<p>#include <reg51.h></p><p>#include <absacc.h></p><p>#define uchar unsigned char</p><p>#define uint unsigned int</p><p>#define ADC0801 XBYTE[0x7fff]</p><p>#define disp_dat P1</p><p>
Altium Designer 最全的学习资料,共248G !软件、视频教程,书籍教材等
<p>Altium Designer 学习及应用资料包,包含多个版本的软件安装包,库,教程例程,视频课程,实用书籍教材 。共248G </p><p><img src="/uploads/pic/7e/87e/07f463ce51fcc6e64626fff8e3ab787e-1.png" alt="Altium Designer 最全的学习资料,共248G !软件、视频教程,书籍教材等"
C8051F020单片机技术手册参考设计软件历程设计资料
<p>C8051F020单片机技术手册参考设计软件历程设计资料</p><p></p><p><img src="/uploads/pic/25/425/430fff878ff8181bb5ad7a48e087a425-1.png" alt="C8051F020单片机技术手册参考设计软件历程设计资料" title="C8051F020单片机技术手册参考设计软件历程设计资料"></p><p><img s
VL812 USB3.0 hub AD硬件设计原理图+PCB+芯片技术资料
<p>VL812 USB3.0 hub AD硬件设计原理图+PCB+芯片技术资料</p><p><br/></p><p><img src="/uploads/pic/f4/bf4/fff8e8a7b2f00cf8a74c84243888ebf4-1.png" alt="VL812 USB3.0 hub AD硬件设计原理图+PCB+芯片技术资料" title="VL812 USB3.0 hub AD硬
松瀚SN8官网例程合集,C和汇编都有
<p>中断入口需要修改为</p><p>void __interrupt [0x08] isr (void)</p><p>官网资料上为__interrupt isr (void)</p><p><br/></p><p>从官网下载的例程整合包,有ADC DAC 定时器,串口等.....C和汇编都有,<img src="/uploads/pic/
俄罗斯方块电路设计资料(包含源程序 原理图 PCB)
<p>俄罗斯方块电路设计资料(包含源程序、原理图、PCB)</p><p><br/></p><p>原理图:</p><p><img src="/uploads/pic/0f/40f/63aa2f7cee52ab2d580085fff452240f-1.png" alt="俄罗斯方块电路设计资料(包含源程序 原理图 PCB)" title="俄罗斯方块电路设计资料(包含源程序 原理图 PCB)"></p
ALTIUM设计自制精美的PCB印制板20CM直尺PCB文件 可以做为你的设计参考
<p>ALTIUM设计自制精美的PCB印制板20CM直尺PCB文件,可以做为你的设计参考。<img src="/uploads/pic/f1/ff1/eb61972d52043aa59dfc5a5007d5fff1-1.png" alt="ALTIUM设计自制精美的PCB印制板20CM直尺PCB文件 可以做为你的设计参考 " title="ALTIUM设计自制精美的PCB印制板20CM直尺PCB文
阳初ucosII ADS1.2程序带VGA显示
阳初ucosII ADS1.2程序带VGA显示,可以在SDRAM中运行
友情提示:SDRAM运行前在AXD中执行SDRAM初始化命令
setmem 0x53000000, 0x00000000, 32
setmem 0x4a000008, 0xffffffff, 32
setmem 0x4a00001c, 0x00007fff, 32
setmem 0
自己写的串口调试
自己写的串口调试,测试代码部分可以接受,但通过文本框发送,硬件有反映,但接受都成FFF,忘高手指点,tbg1820@qq.com
8051工作于11.0592MHZ,RAM扩展为128KB的628128,FlashRom扩展为128KB的AT29C010A 128KB的RAM分成4个区(Bank) 地址分配为0x0000-0
8051工作于11.0592MHZ,RAM扩展为128KB的628128,FlashRom扩展为128KB的AT29C010A
128KB的RAM分成4个区(Bank) 地址分配为0x0000-0x7FFF
128KB的FlashRom分成8个区(Bank) 地址分配为0x8000-0xBFFF
为了使8051能访问整个128KB的RAM空间和128KB的FlashRom空间,在CPL
fff fffff
fff fffff
-- M68008 Address Decoder -- Address decoder for the m68008 -- asbar must be 0 to enable any outpu
-- M68008 Address Decoder
-- Address decoder for the m68008
-- asbar must be 0 to enable any output
-- csbar(0) : X"00000" to X"01FFF"
-- csbar(1) : X"40000" to X"43FFF"
-- csbar(2) : X"08000" to
MFA控制
<h3 class="t" style="margin:0px 0px 1px;padding:0px;list-style:none;font-weight:normal;font-size:medium;line-height:1.54;color:#333333;font-family:arial;white-space:normal;background-color:#FFFFFF;">
linux下快速进入目录的工具 qdir 解压后运行install即可
linux下快速进入目录的工具 qdir
解压后运行install即可,最好将qd.sh文件的倒数第而行改为rm -rf "$QD"。比如在工作目录下 \home\AAA\BBB\CCC\DDD\EEE\FFF\GGG,运行qd –s . 即可,用qd –e可以看到:
1 \home\AAA\BBB\CCC\DDD\EEE\FFF\GGG
我们又到一个目录,\home\MyName\ A
这里把在FLASH引导方面做的工作向大家汇报一下,希望能对大家有所帮助。本人经验和文笔都有限,写的不好请大家谅解。 硬件环境: DSP:TMS320VC5416PGE160 FLASH:S
这里把在FLASH引导方面做的工作向大家汇报一下,希望能对大家有所帮助。本人经验和文笔都有限,写的不好请大家谅解。
硬件环境:
DSP:TMS320VC5416PGE160
FLASH:SST39VF400A-70-4C-EK 都是贴片的,FLASH映射在DSP数据空间的0x8000-0xFFFF
软件环境: CCS v2.12.01
主 程序(要烧入FLASH的程序): DE
LM3S系列ARM用GPIO模拟并行总线扩展32KB SRAM PF0~PF7 D0~D7(数据总线) PA0~PA7 A0~A7(地址总线低8位) PB0~PB
LM3S系列ARM用GPIO模拟并行总线扩展32KB SRAM
PF0~PF7 D0~D7(数据总线)
PA0~PA7 A0~A7(地址总线低8位)
PB0~PB7 A8~A15(地址总线高8位)
PB7 /CE(片选)
PC4 /WE(写使能)
PC5 /OE(读使能