ddr

共 431 篇文章
ddr 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 431 篇文章,持续更新中。

mpc83xx中文手册完整版 共22章全

<p>第1章-概述-mpc83xx中文手册;第2章-内存映射-mpc83xx中文手册;第3章-信号描述-mpc83xx中文手册;第4章-复位时钟同步和初始化-mpc83xx中文手册;第5章-mpc8347的系统配置-mpc83xx中文手册;第6章-仲裁器和总线监控器-mpc83xx中文手册;第7章-e300处理器内核概述-mpc83xx中文手册;第8章-集成可编程中断控制器-mpc83xx中文手册

Rockchip CPU RK3126 技术手册

<p>RK3126 is a high performance Quad-core application processor for tablet. It is a</p><p>high-integration and cost efficient SOC.</p><p>Quad-core Cortex-A7 is integrates with separately Neon and FPU

三星 DDR2 SDRAM K4T1G164QE_rev11数据手册

<p>K4T1G164QE_rev11数据手册&nbsp; 供查询</p>

Allegro等长设置的一些方法与技巧解析【电气约束介绍与添加】

<p>Allegro 电气约束介绍与添加</p><p>一. 以DDR3(4pcs,fly-by 结构)为例,讲述一下在allegro 中如何添加电气约束(时序等长)。</p><p>(1) 数据线等长设置</p><p>1.BUS 分类:</p><p>2.添加relative propagation delay 规则:</p><p>3.误差设置:</p><p>(2)地址、控制线等长添加</p><p>1

恩智浦iMX6 OpenRex PCB文件

<p>本设计分享的是国外开源项目恩智浦iMX6 OpenRex开发板硬件开源PCB文件(AD版本)。该OpenRex开发板,功能强大,基于i.MX6 CPU + LPC13xx MCU设计,集成有Arduino &amp; Raspberry Pi。</p><p><br/></p><p>恩智浦iMX6 OpenRex开发板功能:</p><p>■ 恩智浦半导体(飞思卡尔)i.MX6处理器,高达1.2

用Xilinx FPGA实现DDR SDRAM控制器

<p>该文档为用XilinxFPGA实现DDRSDRAM控制器讲解文档,</p><p>DDR SDRAM 使用双倍数据速率结构, 它能获得比 SDRAM 更高的性能。DDR SDRAM 需要特定的 DDR 控制器才能完成 与 DSP、FPGA 之间的通信。由于 Xilinx VirtexTM- 4 系列 FPGA 具备 ChipSync 源同步技术等优势, 本设计采用它来实现 DDR SDRA

飞思卡尔MC9S12普通IO口

<p>I/O端口功能    可设置为通用I/O口、驱动、内部上拉/下拉、中断输入等功能。   设置I/O口工作方式的寄存器有:   DDR、IO、RDR、PE、IE和PS。   DDR:设定I/O口的数据方向。   IO  :设定输出电平的高低。   RDR:选择I/O口的驱动能力。   PE:选择上拉/下拉。    IE:允许或禁止端口中断。    PS:1、中断允许位置位时,选择上升沿/下降沿

基于USB2-0和DDR2的数据采集系统设计与FPGA实现

<p>该文档为基于USB2-0和DDR2的数据采集系统设计与FPGA实现讲解文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,,,,</p>

Allegro 中文教程、培训教材

<p>一个PDF就可以学会ALLEGRO。讲解详细。讲解全面。</p><p>Allegro 培训教材</p><p>第一章 焊盘制作------------------------------------------------------- 2</p><p>1.1 用 Pad Designer 制作焊盘--------------------------------------- 2</p><p>

Rockchip RV1108 Datasheet

<p>RV1108 is a high performance low power application processor. It is embedded with a new generation DSP for digital process and an ARM Cortex-A7 single core processor for system and application. Esp

从零开始走进FPGA世界.

<p>众所周知,FPGA/CPLD的应用日益广泛,从通信行业、医疗行业到工控行业,都可以看到他们的身影。据我了解,在工控行业,FPGA/CPLD主要有以下应用:</p><p>一、高速并行数据传输,FPGA可以轻松地实现以太网协议、PCI-e接口和LVDS接口等传输手段;二,高速存储器读取,目前已有FPGA集成存储器硬核,可以通过调用IP的方式来映射FPGA外部的SDRAM/DDR/DDRII/DD

DDR4 设计和信号完整性验证挑战

<p>DDR4 Board Design and Signal Integrity Verification Challenges</p><p>对 DDR4 pcb设计提供一些指导文档<br/></p>

ALTERA FPGA 原理图

<p>ALTERA FPGA开发板原理图,FPGA型号为EP4CGX22F324,带有工业级千兆网、DDR等丰富的外设,具有一定的参考作用。</p>

TMS320C6678硬件设计说明(中文版)

<p>IISC-6678是一块提供高性能、低成本、单机发展平台的板卡,此平台供用</p><p><br/></p><p>户评估和开发德州仪器的TMS320C6678DSP的应用软件。IISC-6678板卡也能</p><p><br/></p><p>够提供TMS320C6678的一个硬件基准设计平台。原理图、代码实例和应用注释</p><p><br/></p><p>有助于缩短硬件设计进程和缩短产品投放到市

Rockchip RK3328 Datasheet

<p>RK3328手册</p><p>RK3328 is a high-performance Quad-core application processor designed for Smart STB<br/>(Set Top Box) including OTT/IPTV/DVB. It is a high-integration and cost efficient SOC for 4K<b

高速电路板级SI、PI、EMI设计

<p>现代电路设计不断朝高速、高密度、低电压、大电流趋势发展,信号完整性</p><p>(Signal Integrity,SI)、电源完整性(Power Integrity,Pl)和电磁兼容(Electromagnetic Compatibility,EMC)问题日益突出。传统设计方法显得力不从心,需综合三者间相互影响进行协同设计。</p><p>本文首先介绍了高速电路SI、PI及EMC问题,接着重

MT7628手册(英文版)

<p>The following table covers the main features offered by the MT7628KN and MT7628AN. Overall, the MT7628KN supports the requirements of an entry level AP/router, while the more advanced MT7628AN supp

CYCLONE IV 兼容黑金开发板AC4075

<p><img src="/uploads/pic/32/632/30c69d4d014167a7eb2c31407190a632-1.png" alt="CYCLONE IV 兼容黑金开发板AC4075" title="CYCLONE IV 兼容黑金开发板AC4075"></p><p><img src="/uploads/pic/32/632/30c69d4d014167a7eb2c314071

Atmel芯片9X25的Linux调试笔记—ARM进阶之路

<p>Atmel芯片的LINUX菜鸟调试之路</p><p>目标很明确:</p><p>1.先直接下载官方的.Bin文件运行,看运行效果2.自己编译官方源码,得到.bin文件运行,看运行效果是否和官方的.bin文件一致。</p><p>3.可以自行修改官方源码,得到自己设计板子的.bin文件并运行成功。</p><p>其中bootstrap对于VXworks同样适用</p><p>如果是自己做的板子,那么就

Altera_cyclone III -DDR2-USB3.0 开发套件光盘资料新

<br/>Altera_cyclone III -DDR2-USB3.0(CYUSB3014) 开发套件光盘资料 程序实例 硬件参考设计<p><br/></p>