dbc
共 5 篇文章
dbc 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 5 篇文章,持续更新中。
3GHz射频信号源模块GR6710
产品概要: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,具有CPCI、PXI、SPI、RS232、RS485和自定义IO接口。 产品描述: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,还可以通过IQ选件实现其它任
宽带低相噪高分辨率频率合成器设计
<p>
利用锁相环(PLL)和YTO相结合,设计出一种频率合成器。实现了3~7 GHz的频率覆盖和低于0.2 Hz的频率分辨率。全频段相噪均在-108 dBc/Hz@10 kHz以下,具有较高的实用价值。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12041Q6001TD.jpg" /></p>
<br />
一种X波段频率合成器的设计方案
<p>
在非相参雷达测试系统中,频率合成技术是其中的关键技术.针对雷达测试系统的要求,介绍了一种用DDS激励PLL的X波段频率合成器的设计方案。文中给出了主要的硬件选择及具体电路设计,通过对该频率合成器的相位噪声和捕获时间的分析,及对样机性能的测试,结果表明该X波段频率合成器带宽为800 MHz、输出相位噪声优于-80 dBc/Hz@10 kHz、频率分辨率达0.1 MHz, 可满足雷达测试
基于多环锁相宽带细步进频率合成器的设计
<span id="LbZY">为了满足宽频段、细步进频率综合器的工程需求,对基于多环锁相的频率合成器进行了分析和研究。在对比传统单环锁相技术基础上,介绍了采用DDS+PLL多环技术实现宽带细步进频综,输出频段10~13 GHz,频率步进10 kHz,相位噪声达到-92 dBc/Hz@1 kHz,杂散抑制达到-68 dBc,满足实际工程应用需求。<br />
<img alt="" src="ht
C波段介质振荡器的研究与设计
利用负阻原理设计了5.9 GHz介质振荡器(DRO),采用HFSS软件对介质谐振块(DR)进行三维仿真,应用Agilent公司的ADS软件对DRO进行了优化设计和非线性分析,用该方法制作的并联反馈式DRO性能良好,输出功率为10 dBm,相位噪声达到-100 dBc/Hz@10 kHz,-124 dBc/Hz@100 kHz。<br />
<img alt="" src="http://dl.ee