基于CPLD的Flash读取控制的设计与实现
在使用Flash 存储数据时,有时需要对其设计读写控制逻辑。本文介绍了用VHDL 语言在CPLD内部编程,实现对F...
CPLD采用CMOSEPROM、EEPROM、快闪存储器和SRAM等编程技术,从而构成了高密度、高速度和低功耗的可编程逻辑器件。cPCI总线
在使用Flash 存储数据时,有时需要对其设计读写控制逻辑。本文介绍了用VHDL 语言在CPLD内部编程,实现对F...
·摘要:介绍了复杂可编程逻辑器件(CPLD)和数字信号处理器(DSP)的结构和功能,并以Xilinx公司XC9500系列CPLD及美国TI公司的TMS320F240为核心设计了开关磁阻电机(SRM)数字控制系统。仿真结果表明,该设计使系统更...
·摘要: 基于嵌入式系统中对图像实时采集的需要,提出了一种利用复杂可编程逻辑器件CPLD来设计DSP图像压缩系统中数据采集存储模块的方案,重点讨论了CPLD在数据采集过程中的工作流程和控制方法.全文详细分析了CPLD输入输出信号...
资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【Verilog HDL、VHDL、硬件描述语言】->cpld与8051的总线接口vhdl设计源码.rar...