期刊论文:用CPLD实现DSP与背板VME总线之间的连接
·论文摘要:介绍了采用CPLD实现DSP 芯片TMS320C6713 和背板VME总线之间高速数据传输的系统设计方法。设计中采用VHDL语言对CPLD进行编程。同时由于CPLD的现场可编程特性,增强了整个系统的灵活性。...
CPLD采用CMOSEPROM、EEPROM、快闪存储器和SRAM等编程技术,从而构成了高密度、高速度和低功耗的可编程逻辑器件。cPCI总线
·论文摘要:介绍了采用CPLD实现DSP 芯片TMS320C6713 和背板VME总线之间高速数据传输的系统设计方法。设计中采用VHDL语言对CPLD进行编程。同时由于CPLD的现场可编程特性,增强了整个系统的灵活性。...
· 摘要: 用16位DSP和CPLD辅以一些外围器件实现了一个新型的实时数据接收、处理、转发系统.系统采用CPLD器件集成电路的全部控制功能,提高了芯片的工作速度、功耗特性、系统的可靠性.数据接收部分采用数据流状态机....
这个文档介绍了目前绝大部分的FPGA/CPLD设计软件,并对每个软件做了简要的介绍。大家在学习前看看,对于设计软件的选择将有极大帮助。...