实时红外图像处理是红外成像制导的关键技术。本课题来源于兵器工业部第209研究所承担研制的红外成像制导技术背景下的红外图像信息处理机项目。 本文在总结国内外研究现状的基础上,做了大量红外图像信息处理系统硬件部分的设计工作。主要有以下几点: 1.系统方案和总体结构设计 在分析比较目前几种主流系统方案后,将红外图像处理机设计成“双FPGA+双DSP+CPCI”结构。选用ADI公司TigerSHARK系列的DSP芯片ADSP-TS201作为系统高层算法处理的核心处理器,选用Altera公司的FPGA芯片StratixⅡ EP2S60F67214作为底层算法处理和接口控制的核心,选用高速cpci总线作为红外图像信息处理机与主机的通讯桥梁。 2.FPGA部分的设计是本课题的核心,对FPGA部分进行了设计和调试 (1)图像预处理模块:FPGA负责系统的底层预处理算法和相应控制。首先对采集来的图像数据进行中值滤波和直方图统计,然后按照链路口(Linkport)的通信协议,将预处理后的图像数据实时地从FPGA传给DSP。 (2)DSP-CPCI桥接模块:FPGA负责DSP与CPCI的接口,将DSP处理后的结果通过DSP-CPCI桥接模块传给主机。 联调实验测试表明,实时红外图像信息处理成功实现了对典型红外目标的检测、识别和跟踪,从而验证系统核心FPGA部分的设计是成功的。
上传时间: 2013-07-13
上传用户:gjzeus
TMS320C6211 DSP 开发板,有cpci总线接口
上传时间: 2013-12-16
上传用户:1159797854
VIP专区-嵌入式/单片机编程源码精选合集系列(88)资源包含以下内容:1. 计算机并口转3路串行DA的DLL源码及电路,芯片MAX541/MAX5541,可以免费申请,8路I/O输出,5路输入,并口的简单极限应用.经使用各项性能不错,就是DA抗干扰较差,没有较大的电磁干扰运行.2. arm9上测试串口代码.3. I2C controller verilog code for altera fpga platform..4. sigma-delta ADC轉換之matlab模型.5. NiosII的Flash编程指南(www.sopc.net.cn).6. 楼宇门禁对讲机主机原理图.7. 开发环境.8. 开发环境WAVE6000.9. vb环境下用动态规划方法编的0/1背包问题.10. 该实验设计模60计数器.11. 嵌入式课程设计 页面置换算法模拟 列出缺页缺页次数和缺页率.12. DSP系列中的TMS320F2812 ADC范例程序.13. TMS320F2812 GPIO_input范例程序.14. TMS320F2812 SPI_FFDLB范例程序.15. 指令集模拟器.16. s3c44b0x的一些相关芯片资料,是官方的pdf格式,很有用.17. 大屏320240的C语言测试程序,已验证通过,请放心使用.18. 最新火热的CX32 源代码.19. 关于台湾新茂SM5964 I2C的程序.20. gps开发专用的源代码.21. Moore型状态机设计,基于VHDL.能够根据微处理器的读写周期,分别对应存储器输出写使能WE和读使能OE信号..22. 文介绍一款用AT89C51和串行ROM 制作的电子密码锁.23. 总线控制器 altera提供的FPGA源代码.24. bios嵌入DOS操作系统,可以先编译romos.asm制作成BIN文件,加载至BIOS的ISA模块.另外还有制作工具.25. wt89c51 watch dog proce.26. 瑞萨H8系列芯片内置rom读写测试.27. Opencore提供的I2C代码.28. 译码器的逻辑功能是将已赋予特定含义的一组二进制输入代码的原意"翻译"出来,变成对应的输出高低电平信号.该程序为3-8译码器.基于VHDL,其开发环境是MAXPLUS2..29. 驱动SOLOMON的SSD182.30. 驱动三星的KS0107/KS0108.31. 驱动ULTRCHIP的UC1682.32. 是一个带PROTEUS仿真的8路数字电压表.33. SSD3的练习6的答案.快期末考试了.34. S3C2410A 的存储器控制器提供访问外部存储器所需要的存储器控制信号。 S3C2410A 的存储器控制器有以下的特性:.35. 这是一个三星44b0的中文文档.36. 这个arm7嵌入式蕊版的起动代码.37. 这个代码是用ADS1.2平台开发的一个mp3播放器。.38. 该程序能够对信号进行OFDM处理.39. 在网上看见很多人用DM413.40. 介绍了cpci总线及快速、低功耗模数转换器件AD976的主要特点.
上传时间: 2013-06-18
上传用户:eeworm
VIP专区-嵌入式/单片机编程源码精选合集系列(114)资源包含以下内容:1. FREESCALE 9S08AW60 串口调试程序.2. saa7113视频解码芯片外围电路设计原理图.3. 这是在用的AD7705源程序.4. 红外线遥控原理以及单片机制作自学习遥控器详细设计思路.5. 在微波整体集成电路设计、理论和描述特性的一条新颖的路线的PDF学术论文.6. 对于内部具有D /A转换器的单片机,采用其自备的D /A转换器产生需要的信号是最经 济的方法。C8051F020是Cygnal公司最新的一款功能强大的内部具有D /A转换器的单片机。介绍了 采用查.7. 液晶6963模块 240*64,外接PS2键盘,多级菜单.这是我工作中的一个程序,有兴趣的可以看.8. 这是一个i2c程序,经过多次应用都能成功实现功能,而且简要实用.9. 本电子书是很多嵌入式开发经典文章和技巧使用的PDF格式的书籍.10. 168线SD内存条电路原理图资料,好像是台湾人写的.11. FPGA可促進嵌入式系統設計改善即時應用性能.12. fat32文件系统格式说明 十分详尽.13. fat32和fat16文件系统格式说明.14. 讲解嵌入式开发的入门书!非常不错,值得一看!.15. TMS320C6000CSLAPIReferenceGuideRev.I的pdf.16. s7300 400 step7 plc仿真软件说明.17. with avr mega 8515 in the C-code AVR.18. Altera原装MAX_II开发板原理图,是用protel绘制的.19. zlg7290是一个能够8*8的键盘驱动芯片.20. 主要介绍各种芯片原理、功能、及其使用方法.21. 对芯片MCP2551的中文使用说明.22. 嵌入式T9输入法的源代码.23. BMP头文件的源代码.24. 自己收集整理和调试OK的三个Game源代码.25. S24C10最小系统原理图 包括FLASH SRAM等.26. 一个电平转换芯片的资料74LVC4245,它在以太网中也发挥了很大的作用,对WEB开发人员有借鉴的价值.27. mmc卡的specification标准的英文版的.28. TMS320C2812全套例程.29. 这是用于lpc2106的自带ADC功能的演示,利用KEIL FOR ARM 开发,可以参考学习..30. megal16在codevision下关于1602的驱动程序.31. 分布式多DSP系统的cpci总线接口设计和驱动开发.32. 电子音量pT2314原程序 需要的朋友请赶快.33. 用protel dxp绘制三分频原理图和pcb电路板等.34. Bootloader(引导装载器)是用于初始化目标板硬件.35. OKI DEMO FLASH WRITE PROGRAM.36. OKI 675050 hardware accelerator sample program.37. verilog的一些源代码.38. i.mx31 3DS平台Nandboot引导程序源码.39. c8051f24是个教学的程序.40. < ALTERA FPGA/CPLD 高级篇>>光盘资料中 体会“面积和速度的平衡与互换” 例程.
上传时间: 2013-07-17
上传用户:eeworm
cpci机箱cpx2408的多采集板系统中领操控制器的中断管理代码。cpci(compactPCI)是一种基于PCI总线,服务于工业和电信领域的计算机标准。在电器特性上和编成接口上等同于台式机的PCI总线。cpx2408是8槽cpci的背板机箱。其中的零槽位被固定为系统槽,管理整个cpci机箱,代码是基于mpc750,对各板卡进行中断管理的代码。
标签: cpci compactPCI 2408 PCI
上传时间: 2015-08-19
上传用户:钓鳌牧马
Compact PCI(Compact Peripheral Component Interconnect)简称CPCI,中文又称紧凑型PCI,是国际工业计算机制造者联合会(PCI Industrial Computer Manufacturer's Group,简称PICMG)于1994提出来的一种总线接口标准。是以PCI电气规范为标准的高性能工业用总线。为了将PCI SIG的PCI总线规范用在工业控制计算机系统,1995年11月PCI工业计算机制造者联合会(PICMG)颁布了CPCI规范1.0版,以后相继推出了PCI-PCI Bridge规范、Computer Telephony TDM规范和User-defined I/O pin assignment规范。
标签: cpci
上传时间: 2022-05-20
上传用户:
一个CPCI系统由一个或多个cpci总线段组成。每个总线段又由8个CPCI插槽组成(33MHZ情况),板中心间距20.32mm(0.8inch)。每个cpci总线段包括一个系统槽和最多7个外围设备槽。系统槽为总线段上的所有适配器提供仲裁、时钟分配以及复位功能。系统槽通过管理每个局部适配器上的IDSEL板选信号完成系统初始化。实际上,系统槽可以被固定在背板上的任意位置。为了简单起见,本技术规范假定每个cpci总线段上的系统槽都定位于总线段的最左端,当我们从背板的前方看过去时。外围槽可安装简单适配器也可以安装智能化从设备或PCI总线主适配卡。图2给出了前端看过去的一个典型的3Ucpci总线段。除了图2给出的线性排列以外CPCI规范还允许其他形式的拓扑结构。然而,此规范和所有的背板模拟都采用系统槽位于总线段左边或右边、板间距为20.32mm(0.8inch)的线性排列结构。别的拓扑结构必须通过模拟或其他方法验证能够兼容PCI规范后才能使用。CPCI基于物理槽和逻辑槽的概念定义插槽编号。物理槽必须从机箱最左端开始编号,编号从1开始。。CPCl系统必须在相互兼容的前提下标识每个物理槽。图2给出了兼容背景下编号物理槽的示例。逻辑槽号的定义是通过IDSEL板选信号和关联地址来选择的。使用逻辑号来定义总线段上连接器的物理特征。图2中,逻辑号位于连接器的下方。逻辑槽号和物理槽号并不是总保持一致。
标签: cpci标准
上传时间: 2022-07-09
上传用户:xsr1983
PCI总线标准协议
上传时间: 2013-04-15
上传用户:eeworm
计算机和测控系统总线手册
上传时间: 2013-04-15
上传用户:eeworm
总线资料汇编
上传时间: 2013-04-15
上传用户:eeworm