介绍XC9500 CPLD器件的电源序列
Mixed signal systems - typically 5V/3.3V today - requirelogic parts that can operate with two po...
CPLD采用CMOSEPROM、EEPROM、快闪存储器和SRAM等编程技术,从而构成了高密度、高速度和低功耗的可编程逻辑器件。cPCI总线
Mixed signal systems - typically 5V/3.3V today - requirelogic parts that can operate with two po...
根据PC 机作为上位机和下位机的CPLD 串行通信的特点,简介上位机VB 程序的编写;详述在EDA 软件MAXPLUSII 的环境下,利用AHDL 语言,编写下位机程序。此设计具有波特率高、传输准确等...
介绍实现单片机与Xilinx公司XC9500系列可编程逻辑器件的读写逻辑功能模块的接口设计,以及Xilinx 公司的XC9500 系列可编程逻辑器件的开发流程。...