虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

bit-error-rate

  • WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮点DSP算法实现方案

    WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮点DSP算法实现方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs

    标签: Xilinx FPGA 409 DSP

    上传时间: 2013-10-21

    上传用户:huql11633

  • PLD对FPGA数据加密

    SRAM-based FPGAs are non-volatile devices. Upon powerup, They are required to be programmed from an external source. This procedure allows anyone to easily monitor the bit-stream, and clone the device. The problem then becomes how can you effectively protect your intellectual property from others in an architecture where the part is externally programmed?

    标签: FPGA PLD 数据加密

    上传时间: 2013-10-20

    上传用户:磊子226

  • 各种功能的计数器实例(VHDL源代码)

    各种功能的计数器实例(VHDL源代码):ENTITY counters IS  PORT  (   d  : IN  INTEGER RANGE 0 TO 255;   clk  : IN BIT;   clear : IN BIT;   ld  : IN BIT;   enable : IN BIT;   up_down : IN BIT;   qa  : OUT  INTEGER RANGE 0 TO 255;   qb  : OUT  INTEGER RANGE 0 TO 255;   qc  : OUT  INTEGER RANGE 0 TO 255;   qd  : OUT  INTEGER RANGE 0 TO 255;   qe  : OUT  INTEGER RANGE 0 TO 255;   qf  : OUT  INTEGER RANGE 0 TO 255;   qg  : OUT  INTEGER RANGE 0 TO 255;   qh  : OUT  INTEGER RANGE 0 TO 255;   qi  : OUT  INTEGER RANGE 0 TO 255;

    标签: VHDL 计数器 源代码

    上传时间: 2013-10-09

    上传用户:松毓336

  • DRAM内存模块的设计技术

    第二部分:DRAM 内存模块的设计技术..............................................................143第一章 SDR 和DDR 内存的比较..........................................................................143第二章 内存模块的叠层设计.............................................................................145第三章 内存模块的时序要求.............................................................................1493.1 无缓冲(Unbuffered)内存模块的时序分析.......................................1493.2 带寄存器(Registered)的内存模块时序分析...................................154第四章 内存模块信号设计.................................................................................1594.1 时钟信号的设计.......................................................................................1594.2 CS 及CKE 信号的设计..............................................................................1624.3 地址和控制线的设计...............................................................................1634.4 数据信号线的设计...................................................................................1664.5 电源,参考电压Vref 及去耦电容.........................................................169第五章 内存模块的功耗计算.............................................................................172第六章 实际设计案例分析.................................................................................178 目前比较流行的内存模块主要是这三种:SDR,DDR,RAMBUS。其中,RAMBUS内存采用阻抗受控制的串行连接技术,在这里我们将不做进一步探讨,本文所总结的内存设计技术就是针对SDRAM 而言(包括SDR 和DDR)。现在我们来简单地比较一下SDR 和DDR,它们都被称为同步动态内存,其核心技术是一样的。只是DDR 在某些功能上进行了改进,所以DDR 有时也被称为SDRAM II。DDR 的全称是Double Data Rate,也就是双倍的数据传输率,但是其时钟频率没有增加,只是在时钟的上升和下降沿都可以用来进行数据的读写操作。对于SDR 来说,市面上常见的模块主要有PC100/PC133/PC166,而相应的DDR内存则为DDR200(PC1600)/DDR266(PC2100)/DDR333(PC2700)。

    标签: DRAM 内存模块 设计技术

    上传时间: 2013-10-18

    上传用户:宋桃子

  • orcad无法输出网表问题解决方法

    ORCAD在使用的时候总会出现这样或那样的问题…但下这个问题比较奇怪…在ORCAD中无法输出网表…弹出下面的错误….这种问题很是奇怪…Netlist Format: tango.dllDesign Name: D:\EDA_PROJECT\PROTEL99SE\YK\SV3200\MAIN.DSNERROR [NET0021] Cannot get part.[FMT0024] Ref-des not found. Possible Logical/Physical annotation conflict.[FMT0018] Errors processing intermediate file找了一天没找到问题…终于在花了N多时间后发现问题所在…其实这个问题就是不要使用ORCAD PSPICE 库里面的元件来画电路图…实际中我是用了PSPICE里面和自己制作的二种电阻和电容混合在一起…就会出现这种问题…

    标签: orcad 无法输出 网表

    上传时间: 2013-11-02

    上传用户:sz_hjbf

  • 基于EKF的异步电机直接转矩控制系统

    为了提高直接转矩控制(DTC)系统定子磁链估计精度,降低电流、电压测量的随机误差,提出了一种基于扩展卡尔曼滤波(EKF)实现异步电机转子位置和速度估计的方法。扩展卡尔曼滤波器是建立在基于旋转坐标系下由定子电流、电压、转子转速和其它电机参量所构成的电机模型上,将定子电流、定子磁链、转速和转子角位置作为状态变量,定子电压为输入变量,定子电流为输出变量,通过对磁链和转速的闭环控制提高定子磁链的估计精度,实现了异步电机的无速度传感器直接转矩控制策略,仿真结果验证了该方法的可行性,提高了直接转矩的控制性能。 Abstract:  In order to improve the Direct Torque Control(DTC) system of stator flux estimation accuracy and reduce the current, voltage measurement of random error, a novel method to estimate the speed and rotor position of asynchronous motor based on extended Kalman filter was introduced. EKF was based on d-p axis motor and other motor parameters (state vector: stator current, stator flux linkage, rotor angular speed and position; input: stator voltage; output: staror current). EKF was designed for stator flux and rotor speed estimation in close-loop control. It can improve the estimated accuracy of stator flux. It is possible to estimate the speed and rotor position and implement asynchronous motor drives without position and speed sensors. The simulation results show it is efficient and improves the control performance.

    标签: EKF 异步电机 直接转矩 控制系统

    上传时间: 2015-01-02

    上传用户:qingdou

  • ADAM-5510KW中FPID/PID功能块之实现及应用

    ADAM-5510KW中FPID/PID功能块之实现及应用一、 ADAM-5510KW实现PID控制的方法1、ADAM-5510KW可以使用Multiprog软件提供的FPID和PID功能块来实现PID控制。2、ADAM-5510KW对可以使用的PID控制回路并无限制,实际上,取决于Scan Rate,ScanRate越低,则允许的PID回路越多。3、在实际应用中,流量、液位、压力、温度等等对象都可以进行控制。对于流量、液位、压力等等参数可以用传感器或变送器转换为电压/电流信号接入模拟量输入模块ADAM-5017进行采集;对于温度可以用热电偶模块ADAM-5018或热电阻模块ADAM-5013进行采集;输出的执行机构例如调节阀、风扇等等可由模拟量输出模块ADAM-5024进行控制。二、 ADAM-5510KW中如何调用FPID/PID功能块1、FPID功能块在ProconOS.fwl库中,先将库添加进Project中。

    标签: ADAM 5510 FPID PID

    上传时间: 2013-10-12

    上传用户:it男一枚

  • 微电脑型脉波输入瞬间量,累积量(9位数)显示控制电表

    特点 显示范围0至19999(瞬間量),0至999999999(9位數累積量)可任意规划 精確度0.03%滿刻度(瞬間量) 頻率输入范围 0.01Hz 至 10KHz 瞬間量与累积量時間基數可任意规划(1 或 60 或 3600 秒) 瞬間量之最高显示值可任意规划(0至19999) 累积量之输入脈波比例刻画調整可任意规划(0.00001至9999.99999) 具有二組警報功能 15 BIT 隔离类比输出 数位RS-485 界面 数位脈波同步输出功能

    标签: 微电脑 输入 显示控制 电表

    上传时间: 2014-11-07

    上传用户:xaijhqx

  • 微电脑型长度,流量显示控制表

    特点 显示范围-19999至99999位數 最高輸入頻率 10KHz 計數速度 50,5000脈波/秒可选择 四种输入模式可选择(加算,減算,加減算,90度相位差加減算 90度相位差加減算具有提高解析度4倍功能 输入脈波具有預設刻度功能 2组警报功能 15 BIT 类比输出功能 数位RS-485介面

    标签: 微电脑 长度 流量显示 控制

    上传时间: 2013-10-15

    上传用户:1039312764

  • 微电脑型双显示幕控制电表

    特点 精确度0.1%滿刻度 ±1位數 可同事量测与显示交流电压/交直流电流 显示范围0- ±19999可任意规划 类比输出运算功能 (IN1,IN2,IN1+IN2,IN1-IN2,IN1xIN2,IN1/IN2)) 2组独立警报功能 15 BIT 类比输出功能 数位RS-485界面

    标签: 微电脑 显示幕 控制 电表

    上传时间: 2013-11-22

    上传用户:youke111