这是一个生成不同频率的工程,通过Xilinx公司的一个类似单片机的处理器,形成不同频率的频率出来。
上传时间: 2013-12-18
上传用户:caozhizhi
OSD(on screen display)功能,基于Xilinx FPGA,在DM642上实现的
上传时间: 2017-01-27
上传用户:a673761058
FIFO级联,利用verilog语言实现Xilinx FIFO18单元的多个级联,增大FIFO深度。
上传时间: 2017-01-28
上传用户:skfreeman
两个进程的并串转换设计,VHDL的Xilinx的开发环境
上传时间: 2014-01-02
上传用户:13215175592
Spartan-3E Starte KiBoardUserGuide,xilinx入门开发板的说明书,提供了部分代码
标签: KiBoardUserGuide Spartan Starte
上传时间: 2017-02-07
上传用户:123啊
uart的代码,经实际运行可以通信,是xilinx uart 代码的改进,网上的xilinx uart代码有很多bug,用此代码可以改进运行。
上传时间: 2017-03-06
上传用户:开怀常笑
本文介绍了在进行FPGA设计,特别是SOC设计时,为了保证顺利移植,重新利用原有程序,而应该注意的一些基本问题和方法,本文由xilinx提供,但对所有的FPGA的使用者都有非常好的借鉴意义。
标签: FPGA
上传时间: 2014-01-13
上传用户:黑漆漆
Pong is a mixed schematic, VHDL, Verilog project featuring the PS2 and VGA monitor connections of the Xilinx\Digilent Spartan-3 demo board.
标签: connections featuring schematic Verilog
上传时间: 2014-01-15
上传用户:362279997
This paper shows the development of a 1024-point radix-4 FFT VHDL core for applications in hardware signal processing, targeting low-cost FPGA technologies. The developed core is targeted into a Xilinx庐 Spartan鈩?3 XC3S200 FPGA with the inclusion of a VGA display interface and an external 16-bit data acquisition system for performance evaluation purposes. Several tests were performed in order to verify FFT core functionality, besides the time performance analysis highlights the core advantages over commercially available DSPs and Pentium-based PCs. The core is compared with similar third party IP cores targeting resourceful FPGA technologies. The novelty of this work is to provide a lowcost, resource efficient core for spectrum analysis applications.
标签: applications development hardware paper
上传时间: 2013-12-21
上传用户:jichenxi0730
本人根据opencores.org上的cordic算法改写的可配置位宽的cordic算法,并且在原始的级联型的基础上编写的循环(iterative)型的cordic,可通过generic配置。带一个不可综合和可综合的testbench(for altera)。稍微改动可应用于xilinx fpga
上传时间: 2017-04-10
上传用户:ljt101007