Virtex-4

共 47 篇文章
Virtex-4 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 47 篇文章,持续更新中。

这个设计是使用Virtex-4实现DDR的控制器的

这个设计是使用Virtex-4实现DDR的控制器的,设计分为三个主要模块:Front-End FIFOs,DDR SDRAM Controller和Datapath Module。其中主要是DDR SDRAM Controller,当然还有测试模块。

Xilinx is disclosing this Specification ? 第 1 章“EMIF 概述”

Xilinx is disclosing this Specification ? 第 1 章“EMIF 概述”,概述 Texas Instruments EMIF。 ? 第 2 章“Virtex-II 系列或 Spartan-3 FPGA 到 EMIF 的设计”描述将 TI TMSC6000 EMIF 连接到 Virtex?-II 系列或 Spartan?-3 FPGA 的实现。 ? 第

This the 8th release of PicoBlaze for Spartan-3, Spartan-3E Virtex-II, Virtex-IIPro and Virtex-4 d

This the 8th release of PicoBlaze for Spartan-3, Spartan-3E Virtex-II, Virtex-IIPro and Virtex-4 devices by Picoblaze

在FPGA系统设计中

在FPGA系统设计中,要达到性能最大化需要平衡具有混合性能效率的元器件,包括逻辑构造(fabric)、片上存储器、DSP和I/O带宽。在本文中,我将向你解释怎样能在追求更高系统级性能的过程中受益于Xilinx&reg 的Virtex&#8482 -5 FPGA构建模块,特别是新的ExpressFabric&#8482 技术。以针对逻辑和算术功能的量化预期性能改进为例,我将探究ExpressFabr

xilinx的嵌入式开发xps

xilinx的嵌入式开发xps,virtex-4的450开发板用户手册

xilinx的嵌入式开发xps

xilinx的嵌入式开发xps,virtex-4的说明文档

xilinx的嵌入式开发xps

xilinx的嵌入式开发xps,virtex-4的mini开发板手册

DS306-PPC405 Virtex-4 Wrapper

<div> The PPC405 Virtex-4 is a wrapper around the Virtex-4PowerPC&trade; 405 Processor Block primitive. For detailsregarding the PowerPC 405, see the PowerPC 405 ProcessorBlock Reference Guide.<br />

DS306-PPC405 Virtex-4 Wrapper

<div> The PPC405 Virtex-4 is a wrapper around the Virtex-4PowerPC&trade; 405 Processor Block primitive. For detailsregarding the PowerPC 405, see the PowerPC 405 ProcessorBlock Reference Guide.<br />

XILINX_ISE_7_1I.RAR

ISE 7.1i独特的集成度、高速度以及易用性可以帮助设计人员解决所面临的最紧迫的一些挑战。新版工具集成了主要功耗分析、分层设计、仿真和调试等功能,还支持目前应用越来越多的基于Linux的设计环境。工具中还包括了针对在所有性能领域全球都最快的FPGA - Virtex-4系列的新速度文件。 与竞争解决方案相比,ISE 7.1i的逻辑构造性能优势高达70%,同时在DSP、嵌入式处理和连接功能方面也遥

基于Xilinx FPGA的DDRSDRAM的Verilog控制代码

基于Xilinx FPGA的DDRSDRAM的Verilog控制代码,使用的FPGA为Virtex-4,实现对DDRSDRAM的简单控制(对一系列地址的写入和读取)。

xilinx的嵌入式开发xps

xilinx的嵌入式开发xps,virtex-4的dsp发板用户手册

xilinx Virtex-4 fpga开发板(ML402,ML403等)的使用入门手册

xilinx Virtex-4 fpga开发板(ML402,ML403等)的使用入门手册

XAPP713 -Virtex-4 RocketIO误码率测试器

<p> &nbsp;</p> <div> The data plane of the reference design consists of a configurable multi-channel XBERT modulethat generates and checks high-speed serial data transmitted and received by the MGTs

xilinx的嵌入式开发xps

xilinx的嵌入式开发xps,virtex-4的401开发板用户手册

EDK 9.1 MicroBlaze Tutorial in Virtex-4

EDK 9.1 MicroBlaze Tutorial in Virtex-4

XAPP708 -133MHz PCI-X到128MB DDR小型DIMM存储器桥

<p> &nbsp;</p> <div> The Virtex-4 features, such as the programmable IDELAY and built-in FIFO support, simplifythe bridging of a high-speed, PCI-X core to large amounts of DDR-SDRAM memory. Onechall

XAPP946-适用于Virtex-4 RocketIO MGT的开关电源

<p> &nbsp;</p> <div> This document presents design techniques and reference circuits that power Virtex&trade;-4 FXRocketIO&trade; multi-gigabit transceivers (MGTs) operating at data rates below 3.12

XAPP1023-测试Virtex-4 TEMAC系统的性能

<div> This application note provides step-by-step instructions on how to recreate a Tri-Mode Ethernet(TEMAC) performance testing system using the ML405 board and MontaVista Linux 4.0. Thisapplication

基于Xilinx FPGA的DDRSDRAM的Verilog控制代码

基于Xilinx FPGA的DDRSDRAM的Verilog控制代码,使用的FPGA为Virtex-4,实现对DDRSDRAM的简单控制(对一系列地址的写入和读取)。