VC 折叠窗体

共 3 篇文章
VC 折叠窗体 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 3 篇文章,持续更新中。

带有增益提高技术的高速CMOS运算放大器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流

高等模拟集成电路

近年来,随着集成电路工艺技术的进步,电子系统的构成发生了两个重要的变化: 一个是数字信号处理和数字电路成为系统的核心,一个是整个电子系统可以集成在一个芯片上(称为片上系统)。这些变化改变了模拟电路在电子系统中的作用,并且影响着模拟集成电路的发展。 数字电路不仅具有远远超过模拟电路的集成规模,而且具有可编程、灵活、易于附加功能、设计周期短、对噪声和制造工艺误差的抗扰性强等优点,因而大多数复杂系统以数

FIR数字滤波器的MATLAB仿真和DSP的实现

<span id="LbZY">分析了数字滤波器的原理,介绍了采用窗体函数法完成FIR数字滤波器,包括MATLAB仿真和DSP的实现方法。通过MATLAB仿真验证了所设计的滤波器具有良好的滤波功能,以TMS320F2812DSP为核心器件,用DSP控制器来实现FFT算法完成多点、实时控制。实验结果表明,该设计性能稳定、效果良好、实用性强。</span><br /> <br />