Top-down
共 45 篇文章
Top-down 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 45 篇文章,持续更新中。
一种RISC结构8位单片机的设计与实现
本文采用自顶向下(Top-Down)的设计方法,给出了一个完整的RISC结构8位单片机的电路IP核.系统在总线方面采用了数据总线与指令总线相分离的哈佛双总线结构;在顶层时钟资源的分配上采用了取址、译码执行的两级流水线结构;在指令系统方面采用了仅35条指令易于学习使用的精简指令集方案.顶层上的这种设计思想,极大有利于硬件资源在全系统内的共享,从而简化了电路结构,并保证了指令执行的单周期性,最终达到了
AMBA总线IP核的设计
文章采用TOP-DOWN 的方法设计了AMBA总线IP 核!它包括AHB 和APB两个子IP 核" 所有AMBA结构模块均实现了RTL级建模
高光谱图像实时端元提取技术
由于遥感器的空间分辨力的限制以及自然界地物的复杂性,混合像元普遍存在于遥感图像中,为了提高遥感应用的精度,就必须解决混合像元的分解问题。而端元提取,则是光谱解混合的重要组成部分。然而,高光谱图像巨大的数据量和高维数据特性使高光谱图像实时端元提取成为技术难题。为了解决这一难题,论文开展了高光谱实时端元提取技术研究,其目的是实现高光谱图像的实时端元提取。论文的主要内容和研究成果是:
(1)分析
基于ME算法的RS译码器的设计和FPGA实现
RS码已经广泛地应用于通信系统、数字电视和计算机存储系统中,用来提高数据传输的可靠性。本文以DVB标准中定义的RS(204,188)译码器来进行设计。详细介绍了改进的欧几里德(ME)算法及以此算法为基础的RS译码器的设计与实现,采用了流水线结构,对译码器的各个模块进行了分析和建模,并由EDA工具完成了设计的逻辑功能的验证和电路结构的综合,在FPGA上进行了实现,从而完成了整个RS译码器的Top-D
基于FPGA的蓝牙HCIUART控制接口设计
通用异步收发器UART(Universal Asynchronous Receiver/Transmitter)是广泛使用的串行传输协议。串行外设用到异步串行接口一般采用专用集成电路实现。但是这类芯片一般包含许多辅助模块,而时常不需要使用完整的UART的功能和辅助功能,或者当在FPGA上设计时,需要将UART功能集成到FPGA内部而不能使用芯片。蓝牙主机控制器接口则是实现主机设备与蓝牙模块之间互操
基于FPGA的PCI总线接口控制器的设计
为了满足外围设备之间、外围设备与主机之间高速数据传输,Intel公司于1991年提出PCI(Peripheral Component Interconnect)总线的概念,即周边器件互连。因为PCI总线具有极高的数据传输率,所以在数字图形、图像和语音处理以及高速数据采集和处理等方面得到了广泛的应用。 本论文首先对PCI总线协议做了比较深刻的分析,从设计要求和PCI总线规范入手,采用TOP-DOWN
基于FPGA的HDLC协议控制器的设计
本文以符号多项式理论为基础,从理论上论证了任意长度比特组合的CRC校验码的并行算法,提出了并行CRC计算的数学模型,并且以8位二进制序列(即一个字节)为例,介绍了利用此数学模型计算校验码的方法,最后给出了与此算法相对应的VHDL模型。经过对实验数据的对比分析,表明文中所提并行CRC算法的关键路径延迟和硬件面积都得到了优化,以Top-Down设计方法给出了一种HDLC协议控制器的设计方案,用VHDL
无线信道仿真和均衡器的FPGA设计与实现
本文主要介绍了基于FPGA的无线信道盲均衡器的设计与实现,在算法上选择了比较成熟的DDLMS和CMA相结合的算法,结构上采用四路正交FIR滤波器模型.在设计的过程中我们采取了用MATLAB进行算法仿真,VerilogHDL语言进行FPGA设计的策略.在硬件描述语言的设计流程中,信道盲均衡器运用了Top-Down的模块化设计方法,大大缩短了设计周期,提高了系统的稳定性和可扩展性.测试结果表明均衡器所
红外视频目标检测系统中FPGA单元设计与实现
该文介绍了VHDL语言的发展,基本组成框架,讨论了用它描述硬件时应注意的问题.还在介绍红外运动目标检测与跟踪系统组成的基础上,详细讨论了图像数据采集部分的结构,图像数据的预处理,DSP与FPGA之间的通讯和FPGA对其他器件的控制逻辑等.使用硬件描述语言(VHDL)和采用自顶向下(TOP-DOWN)的设计方法在可编程器件FPGA上实现了具体电路.
无线信道仿真和均衡器的FPGA设计与实现
本文主要介绍了基于FPGA的无线信道盲均衡器的设计与实现,在算法上选择了比较成熟的DDLMS和CMA相结合的算法,结构上采用四路正交FIR滤波器模型.在设计的过程中我们采取了用MATLAB进行算法仿真,VerilogHDL语言进行FPGA设计的策略.在硬件描述语言的设计流程中,信道盲均衡器运用了Top-Down的模块化设计方法,大大缩短了设计周期,提高了系统的稳定性和可扩展性.测试结果表明均衡器所
基于FPGA的卫星数据地面接入系统设计
卫星技术的迅猛发展,信道容量的扩大,要求地面系统能够高速有效的对数据进行实时处理,具有信息存储、处理和转发功能。同时卫星通信系统能量与带宽受限,采用FEC差错控制技术能有效的保证高效率、高传输码率、低误码率的信息传输,这要求地面系统具备高速稳定的纠错译码能力。 近年来可编程芯片(SoPC)推出和应用,使得系统的设计变得更加灵活。目前国内相关方面的研究和应用相对较少,所以对可编程片上系统进行研究也有
基于FPGA的RSA模幂运算器设计.rar
随着计算机及其网络技术的飞速发展,社会的信息化程度正在逐步提高,对信息安全提出了更高的要求。网络的影响已经渗透到了人们的日常生活以及国家安全的关键领域;网络安全技术成为了各国政府和研究机构的重要研究课题。公钥加密体系的提出就是希望解决这一问题。 RSA算法被公认为是目前理论和实际应用中最为成熟和完善的一种公钥密码体制,可以用来进行数字签名和身份验证。采用与现代电子设计技术来实现低复杂度、高速度的R
基于FPGA的RSA模幂运算器设计.rar
随着计算机及其网络技术的飞速发展,社会的信息化程度正在逐步提高,对信息安全提出了更高的要求。网络的影响已经渗透到了人们的日常生活以及国家安全的关键领域;网络安全技术成为了各国政府和研究机构的重要研究课题。公钥加密体系的提出就是希望解决这一问题。 RSA算法被公认为是目前理论和实际应用中最为成熟和完善的一种公钥密码体制,可以用来进行数字签名和身份验证。采用与现代电子设计技术来实现低复杂度、高速度的R
基于FPGA的静电除尘电源控制器的设计.rar
随着现代工业的发展,大气污染已经严重影响到生态环境和人们的身体健康。因此,烟气的净化越来越受到人们的关注。静电除尘器以其高效、节能、功耗低等特点,广泛应用于冶金、电力、化工等各个领域。 本文介绍了基于FPGA的静电除尘电源控制器的设计,包括FPGA功能设计与VHDL程序实现两部分。在设计中,选用Altera公司的FPGA芯片EP1C12Q240C6作为核心器件,通过LM331实现的V/F变换及等精
基于ARM_FPGA系统的RSA算法研究与实现.rar
随着互联网的快速发展和愈加多元化的应用,信息安全问题显得越来越重要。密码技术是确保信息安全的核心技术,其中RSA公钥密码体制是目前被广泛使用的一种保护重要资料的方法,可用于数据加解密、数字签名、身份验证等。RSA算法的核心运算是大整数模幂运算,模幂运算可由一系列的模乘运算构成,其运算速度构成了RSA密码系统运算速度的瓶颈。 本文完成了一个512位RSA密码系统的分析和设计。此设计以蒙哥马利算法(M
基于FPGA的蓝牙HCIUART控制接口设计.rar
通用异步收发器UART(Universal Asynchronous Receiver/Transmitter)是广泛使用的串行传输协议。串行外设用到异步串行接口一般采用专用集成电路实现。但是这类芯片一般包含许多辅助模块,而时常不需要使用完整的UART的功能和辅助功能,或者当在FPGA上设计时,需要将UART功能集成到FPGA内部而不能使用芯片。蓝牙主机控制器接口则是实现主机设备与蓝牙模块之间互操
基于ME算法的RS译码器的设计和FPGA实现.rar
RS码已经广泛地应用于通信系统、数字电视和计算机存储系统中,用来提高数据传输的可靠性。本文以DVB标准中定义的RS(204,188)译码器来进行设计。详细介绍了改进的欧几里德(ME)算法及以此算法为基础的RS译码器的设计与实现,采用了流水线结构,对译码器的各个模块进行了分析和建模,并由EDA工具完成了设计的逻辑功能的验证和电路结构的综合,在FPGA上进行了实现,从而完成了整个RS译码器的Top-D
图像缩放算法的研究与FPGA设计.rar
Scaler是平板显示器件(FPD,Flat Panel Display)中的重要组成部分,它将输入源图像信号转换成与显示屏固定分辨率一致的信号,并控制其显示在显示屏上。本文在研究图像缩放算法和scaler在FPD中工作过程的基础上,采用自上而下(Top-down)的设计方法,给出了scaler的设计及FPGA验证。该scaler支持不同分辨率图像的缩放,且缩放模式可调,也可以以IP core的形
EoS中虚级联及LCAS功能的芯片设计与FPGA实现.rar
随着Internet技术的持续发展和宽带接入网建设的不断深入,数据业务流量飞速增长,已经成为电信市场的主体之一。但是,纯IP网络尚达不到公用传输网的可靠性要求,且建设耗资巨大。因此,人们提出基于同步数字体系(SDH)下传输以太网数据(Ethernet over SDH-EoS)的解决方案,被业界称之为EoS技术。EoS技术的出现,较好的实现了数据业务在SDH网络中的高效传输,最大程度地利用了现有的
基于FPGA的GPS相关器设计.rar
全球定位系统(GPS,Global Positioning System)导航卫星系统(NavigationSatellite System)是无线电通信技术、电子计算机技术、测量技术和空间技术相结合的高科技产物,GPS技术的研究对经济建设和国防建设具有重要的战略意义,其中相关器设计是GPS技术核心技术之一,也是影响接收机性能的重要因素。开展多通道相关器核心芯片设计研究,对提高GPS接收机的快捕能