Xilinx is disclosing this Specification ? 第 1 章“EMIF 概述”,概述 Texas Instruments EMIF。 ? 第 2 章“Virtex-II 系列或 Spartan-3 FPGA 到 EMIF 的设计”描述将 TI TMSC6000 EMIF 连接到 Virtex?-II 系列或 Spartan?-3 FPGA 的实现。 ? 第 3 章“Virtex-4 FPGA 到 EMIF 的设计” 描述将 TI TMS320C64x EMIF 连接到 Virtex-4 FPGA 的实现。 ? 第 4 章“参考设计” 提供参考设计的目录结构和参考设计文件的链接。 ? 附录 A “Virtex-4 ISERDES 样本代码” 提供 Virtex-4 实现的样本代码列表。 ? 附录 B “EMIF 寄存器域描述” 定义 TI DSP 寄存器域。 ? 附录 C “相关参考文件” 提供相关文档的链接
标签: Specification disclosing Xilinx EMIF
上传时间: 2016-12-06
上传用户:litianchu
It is a first time code being developed to designers who want to get your DDR2 SDRAM on-board in Spartan 3AN Starter Kit - Diligent fully working.
标签: developed designers on-board first
上传时间: 2014-11-18
上传用户:guanliya
Pong is a mixed schematic, VHDL, Verilog project featuring the PS2 and VGA monitor connections of the Xilinx\Digilent Spartan-3 demo board.
标签: connections featuring schematic Verilog
上传时间: 2014-01-15
上传用户:362279997
This paper shows the development of a 1024-point radix-4 FFT VHDL core for applications in hardware signal processing, targeting low-cost FPGA technologies. The developed core is targeted into a Xilinx庐 Spartan鈩?3 XC3S200 FPGA with the inclusion of a VGA display interface and an external 16-bit data acquisition system for performance evaluation purposes. Several tests were performed in order to verify FFT core functionality, besides the time performance analysis highlights the core advantages over commercially available DSPs and Pentium-based PCs. The core is compared with similar third party IP cores targeting resourceful FPGA technologies. The novelty of this work is to provide a lowcost, resource efficient core for spectrum analysis applications.
标签: applications development hardware paper
上传时间: 2013-12-21
上传用户:jichenxi0730
Working RS232 controller running at 9600 Hz. Consist of Transmitter and Receiver Module. Tested in FPGA Spartan 3 Included files for testing at FPGA - Scan4digit .vhd - to display at 7 sgement display - D4to7 .vhd - Convert HEX decimal to ASCII code.
标签: Transmitter controller Receiver Working
上传时间: 2013-12-27
上传用户:541657925
FPGA 并行NOR FLash的操作相关,很实用的,基于Xilinx SPartan-3
上传时间: 2013-12-13
上传用户:GavinNeko
Xilinx 主流芯片选型指导,主要讲述了Spartan系列和vertex系列的优缺点和选用偏好
上传时间: 2017-08-15
上传用户:qwr717031963
XILINX的sp6实用手册,自己看吧,挺不错的!!!!!
上传时间: 2020-12-03
上传用户:
板子采用4层PCB,层叠情况:Top -> GND -> Power -> Bottom板子芯片情况:(1) FPGA: Xilinx Spartan6系列的XC6SLX16-FTG256(2) DDR3: Micron的MT41J128M16,2Gbit存储容量(2) 电源:采用2片Onsemi的NCP1529分别为FPGA Core 1.2V和DDR3 1.5V提供电源FPGA的1.2V VDDCore电压,1.5V的DDR3供电电压,VREF的0.75V电压都OK。往FPGA内部下载点灯程序OK,往SPI FLASH固化程序也OK。下一步,DDR3 的MCB实现
标签: ddr3
上传时间: 2022-06-13
上传用户:ttalli
微弱信号检测的目的是从噪声中提取有用信号,或用一些新技术和新方法来提高检测系统输出信号的信噪比。本文简要分析了常用的微弱信号检测理论,对小波变换的微弱信号检测原理进行了进一步的分析。然后提出了微弱信号检测系统的软硬件设计,在阐述了系统的整体设计的基础上,对电路所选芯片的结构和性能进行了简单的介绍,选用了具有14位分辨率的4路并行A/D转换器AD7865作为模数转换器,且选用Xilinx公司的Spartan-3系列FPGA逻辑器件作为控制器,控制整个系统的各功能模块。同时,利用FPGA设计了先入先出存储器,充分利用系统资源,降低了外围电路的复杂度,为电路调试及制板带来了极大的方便,且提升了系统的采集速度和集成度。系统的软件设计采用Verilog HDL语言编程,在Xilinx ISE软件开发平台上完成编译和综合,并选用ModelSim SE 6.0完成了波形仿真。关键词:微弱信号检测;信号调理:FPGA:AD7865;Verilog HDL信息时代需要获取许多有用的信息,多数科学研究及工程应用技术所需的信息都是通过检测的方法来获取的。若被检测的信号非常微弱,就很容易被噪声湮没,那么很难有效的从噪声中检测出有用信号。微弱信号在绝对意义上是指信号本身非常微弱,而在相对意义上是指信号相对于强背景噪声而言的非常微弱,也就是指信噪比极低。人们进行长期的研究工作来检测被噪声所覆盖的微弱信号,分析噪声产生的原因以及规律,且研究被测信号的特点、相关性以及噪声统计特性,从而研究出从背景噪声中检测有用信号的方法。1微弱信号检测(Weak Signal Detection)技术2.3.41主要是提高信号的信噪比,从噪声中检测出有用的微弱信号。对于这些微弱的被测量(如:微振动、微流量、微压力、微温差、弱光、弱磁、小位移、小电容等),大多数都是利用相应的传感器将微弱信号转换为微弱电流或者低电压,再经过放大器将其幅度放大到预期被测量的大小。
标签: 微弱信号检测
上传时间: 2022-06-18
上传用户:canderile