RTL
共 668 篇文章
RTL 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 668 篇文章,持续更新中。
Borland C++ builder 60
Borland C++ Builder Compiler 是一个BC 编译器。它是用来优化BC 开发系统的工具。它包括最后版本的ANSI/ISO C++ 语言的支持,包括RTL,C++ 的STL框架结构支持
Precision RTL v2005b.1100
Actel公司与Mentor Graphics公司日前推出Mentor Graphics的Precision RTL综合工具最新版本。该版本利用Actel基于闪存的ProASIC Plus家族FPGA产品以提供更高的设计性能。
zlg socket使用手册
zlg的socket API使用说明,使用RTL8019AS芯片,包括电路设计,架构设计,API的使用。
基于FPGA的无线信道仿真器设计与实现
随着人们对无线通信需求和质量的要求越来越高,无线通信设备的研发也变得越来越复杂,系统测试在整个设备研发过程中所占的比重也越来越大。为了能够尽快缩短研发周期,测试人员需要在实验室模拟出无线信道的各种传播特性,以便对所设计的系统进行调试与测试。无线信道仿真器是进行无线通信系统硬件调试与测试不可或缺的仪器之一。 本文设计的无线信道仿真器是以Clarke信道模型为参考,采用基于Jakes模型的改进算法,使
基于FPGA的数字下变频技术的研究
在当今无线通信领域中,受到前端A/D器件采样速率和后端DSP处理器处理速度的限制,一般都会把前端的射频信号转换到中频,然后在中频部分采用带通采样原理进行数字化处理,应用数字下变频技术经过混频、抽取、滤波,把高速信号没有损失的转换为低速信号后,再送给DSP(Digital signal processor)或者CPtj进行基带部分的各种处理。 本文研究的重点就是数字下变频技术,在中频进行采样时,本文
TCPIP模块RTL8019A 原理图
TCPIP模块RTL8019A原理图,TCP IP 模块 RTL8019A 原理图
基于FPGA的便携式振动频谱分析仪
该论文基于NIOS Ⅱ软核处理器和Altera的FPGA技术,设计了一种便携式的振动频谱分析仪,用于旋转机械的故障监测和诊断。以SOPC技术为手段,将信号采集和信号处理电路通过可编程片上系统来实现,其特点是将对ADC的控制、数字信号的滤波、快速傅立叶变换的设计,通过FPGA芯片集成在一起,以NIOS Ⅱ来完成32位CPU的状态控制功能。工程机械、汽车车辆中都存在诸如发动机类的旋转机械,这类设备的异
Simulating Verilog RTL using Synopsys VCS
Simulating Verilog RTL using Synopsys VCS
VxWorks下网卡驱动程序的开发Development of Network Driver in VxWorks
<P>本文首先从整体上分析VxWorks 网卡驱动程序的原理和结构,然后深入地分析Rtl8139C 网卡驱动程序的结构以及实现,本文对于VxWorks 下的同类开发也有一定参考作用。<BR>关键词:网
基于MMC2107的网络接口设计与实现
为实现基于MMC2107的嵌入式系统的网络连接,文章在简要介绍网络接口控制器RTL8019AS的基础上,给出了MMC2107微控制器与网络接口控制器RTL8019AS的接口电路设计和软件设计流程。
新型并行Turbo编译码器的FPGA实现
可靠通信要求消息从信源到信宿尽量无误传输,这就要求通信系统具有很好的纠错能力,如使用差错控制编码。自仙农定理提出以来,先后有许多纠错编码被相继提出,例如汉明码,BCH码和RS码等,而C。Berrou等人于1993年提出的Turbo码以其优异的纠错性能成为通信界的一个里程碑。 然而,Turbo码迭代译码复杂度大,导致其译码延时大,故而在工程中的应用受到一定限制,而并行Turbo译码可以很好地解决上述
可变点流水线结构FFT处理器
随着电子技术和集成电路技术的飞速发展,数字信号处理已经广泛地应用于通信、信号处理、生物医学以及自动控制等领域中。离散傅立叶变换(DFT)及其快速算法FFT作为数字信号处理中的基本变换,有着广泛的应用。特别是近年来,基于FFT的ODFM技术的兴起,进一步推动了对高速FFT处理器的研究。 FFT 算法从出现到现在已有四十多年代历史,算法理论已经趋于成熟,但是其具体实现方法却值得研究。面向高速、大容量数
8位单片机与以太网控制器
以CPLD 为器件,采用VHDL 语言,设计了51 单片机与32 位PCI 总线以太网控制器RTL8029 之间的接口逻辑, 实现了8 位单片机与32 位以太网控制器之间的通信。
SDRAM读写控制的实现与Modelsim仿真
软件开发环境:ISE 7.1i
硬件开发环境:红色飓风II代-Xilinx版
1. 本实例用于控制开发板上面的SDRAM完成读写功能;
先向SDRAM里面写数据,然后再将数据读出来做比较,如果不匹配就通过LED变亮显示出来,如果一致,LED就不亮。
2. part1目录是使用Modelsim仿真的工程;
3. part2目录是在开发版上面验证的工程;
2.1. part
基于FPGA的JPEG200053提升小波
传统的图像压缩标准(JPEG)是基于DCT变换的,在压缩率较高的情况下存在马赛克效应并且解压缩后图像的主观质量不高。新的压缩标准JPEG2000改善了这些特性,在较高压缩率下仍然能得到很好的图像质量,而且支持渐进传输、ROI、以及有损和无损压缩。在很多场合下需要对图像进行实时的无损压缩,但是由于JPEG2000变换编码和熵编码算法复杂,运算强度高,现有的通用CPU加软件处理的方案难以达到目的,或者
嵌入式网络中WEB SERVER的实现
本文介绍了在存储空间有限的嵌入式网络应用中,通过合理选择TCP/IP协议子集,将TCP/IP协议栈嵌入到一种增强型单片机P89C51RD2中,借助网卡芯片RTL8019AS实现了单片机在局域网内和通过
基于ARM的100Mbit/s以太网在数控系统中的应用
本文通过设计ARM芯片S3C4510B与网络物理层芯片RTL8201BL的软、硬件接口,实现了下位机和PC机之间基于UDP/IP协议的通信。克服了采用串口通信的一系列弊端,通过一根网线就可以轻松实现P
GPS接收机天线阵列抗干扰算法研究及其FPGA实现
GPS技术在导航、定位及精确打击等方面产生了重要影响,已经广泛地应用在各种武器平台上。但是,在干扰环境下也显现出许多问题。由于其到达地球表面的信号极其微弱(-160dBW),在现在复杂的电磁环境中容易受到干扰,尤其是C/A码信号更易受到干扰,并且随着导航战的发展对GPS的抗干扰已成为争取导航资源的有效措施。因此,研究干扰环境下的GPS接收机设计具有重要意义。 本文首先简要介绍了GPS信号的结构及构
基于ARM和uClinux的嵌入式系统的设计和实现
随着Internet的发展和后PC时代的到来,嵌入式系统成为当前IT产业的焦点之一,呈现了巨大的市场需求。具有良好的网络支持和多任务处理能力的嵌入式系统为数据通信提供了新的解决方案。 本文的主要任务是实现接口模块的网络传输功能。该任务来自于某军事预研项目中的定位与指挥系统部分。为了提高终端和接口模块之间的数据传输速度,本文采用带有完整网络支持的嵌入式系统来实现数据传输。同时为了将本次的设计成果应用
基于ARM的嵌入式协议转换器的设计与实现操作系统的移植及网卡驱动程序设计
随着信息技术的飞速发展,嵌入式系统技术的应用日益广泛。然而目前大多数嵌入式系统还处于单独应用阶段,以MCU为核心,与一些监测、伺服、指示设备配合实现一定的功能。为了实现多个MCU之间的信息交流,大多利用CAN、RS-232、RS-485等总线将MCU组网。现场总线虽然易于构建设备网络,并实现现场设备间的互连互通,但长期以来不同企业出于自身利益的考虑制定了互不兼容的总线标准,使得处于不同总线网络中的