Nios II内核详细实现
Nios II内核详细实现...
Nios II内核详细实现...
Quartus中生成MIF...
以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(S...
Quartus软件的一般使用流程。...
This application note provides a functional description of VHDL source code for a N x N DigitalCrosspoint Switch. The code is designed with...