PARITY

共 48 篇文章
PARITY 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 48 篇文章,持续更新中。

LDPC码

这个Matlab仿真程序实现LDPC低密度奇偶校验码(Low Density Parity Check)算法。用了BPSK调制,适用于AWGN信道下,很全

HS-3282 DataSheet

The HS-3282 is a high performance CMOS bus interface circuit that is intended to meet the requirements of ARINC Specification 429, and similar encoded, time multiplexed serial data protocols. This

74LS280.pdf

英文描述: 9-bit Odd/Even Parity Generators/Checkers 中文描述: 9位单/双位产生器/

奇偶校验器

奇偶校验起的FPGA设计These universal 9-bit parity generators/checkers utilize advanced Schottky high-performance circuitry and feature odd (Σ ODD) and even (Σ EVEN) outputs to facilitate operation of either

QCLDPC码的研究与FPGA实现

低密度校验码(Low-Density Parity-Check Codes,LDPC)已经被证明是一类纠错性能逼近香农限的渐近好码。由于低密度校验码具有译码复杂度低、错误平层低等诸多优点,它的良好应用前景已经引起学术界和IT业界的高度重视,也使...

74180 TTL 9位奇数、偶数发生器、校验器

<P>These universal 9-bit (8 data bits plus 1 parity bit) parity<BR>generators/checkers feature odd/e

高吞吐量LDPC码编码构造及其FPGA实现

低密度校验码(LDPC,Low Density Parity Check Code)是一种性能接近香农极限的信道编码,已被广泛地采用到各种无线通信领域标准中,包括我国的数字电视地面传输标准、欧洲第二代卫星数字视频广播标准(DVB-S2,Digital Video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至将来4G通信系统中

用PLS153 PLS153A设计9位奇偶发生器 校验器

This application note presents the design of a<BR>parity generator using Philips<BR>Semiconductors P

一类低密度奇偶校验码的研究及FPGA实现

LDPC码(Low-Density Parity-Check Codes低密度奇偶校验码)是一种具有极强纠错能力的差错控制编码技术,它是Gallager于1962年提出的一种性能接近香农(Shannon)极限的好码.本文在深入广泛地阅读国内外大量的有关LDPC码与BP算法(又称为和积算法)资料的基础上,从易于实现的角度出发,着重提出并研究了一类LDPC系统码以及该码在Log-BP算法下的编码译码结

CRC16Check

串口校验码自动计算程序,可以计算16CRC的校验码。-Automatic calculation of parity-check codes serial procedures

【二次开发】SmartM 串口DLL下载

/* --------------------------------------------------------------- 文件名称:SmartMComDll.h 说 明:声明串口DLL函数 作 者:温子祺 创建时间:2010-08-06 联系方式:wenziqi@hotmail.com 博 客:http://www.cnblogs.com/

高吞吐量LDPC码编码构造及其FPGA实现.rar

低密度校验码(LDPC,Low Density Parity Check Code)是一种性能接近香农极限的信道编码,已被广泛地采用到各种无线通信领域标准中,包括我国的数字电视地面传输标准、欧洲第二代卫星数字视频广播标准(DVB-S2,Digital Video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至将来4G通信系统中

LDPC编码算法研究及其FPGA实现.rar

LDPC(Low Density Parity Check)码是一类可以用非常稀疏的校验矩阵或二分图定义的线性分组纠错码,最初由Gallager发现,故亦称Gallager码.它和著名Turbo码相似,具有逼近香农限的性能,几乎适用于所有信道,因此成为近年来信道编码界研究的热点。 LDPC码的奇偶校验矩阵呈现稀疏性,其译码复杂度与码长成线性关系,克服了分组码在长码长时所面临的巨大译码计算复杂度问题

准循环LDPC码的编译码器设计及FPGA实现.rar

准循环低密度校验码(Quasi-Cyslic Low-Density Parity-Check Codes,QC-LDPC)是LDPC码的一个子类。QC-LDPC码在编码和译码时,具备了其它类型的LDPC码不具有的很多优点,例如准循环LDPC码通过调整相应的参数快速的构造大量的不同码率且性能较为合适的校验矩阵,而且可以采用移位寄存器的方式进行编码,大大降低了编码复杂度,译码也很简单。目前准循环LD

CMMBTMMB标准中LDPC码译码器的研究与FPGA实现.rar

在众多的应用领域中,手机电视是一个广受关注且正处于快速发展阶段的行业,手机电视也必将以其小型化、便携性以及丰富的媒体内容而获得人们的认可、青睐。手机电视标准中比较成熟的有CMMB、T-MMB。其中,由广电总局推出的CMMB标准已经成为手机电视的行业标准,新岸线推出的T-MMB在08被遴选为国标。CMMB/T-MMB标准都把LDPC码列入信道编码方案,它们所应用的LDPC码前向纠错编码技术,大大推动

LDPC编译码技术研究和FPGA设计.rar

低密度奇偶校验码(Low-Density Parity-Check,LDPC)是一种利用非常稀疏矩阵或者二分图定义的线性分组纠错码。LDPC码具有逼近香农限的良好性能,译码复杂度低,具有较低的错误平层。其长码性能甚至优于Turbo码,极有可能被采纳为第四代移动通信系统的纠错编码方案。LDPC码已经成为纠错编码领域的热点研究问题。 @@ 本文主要研究了LDPC码的编译码理论及其FPGA实现技术,主要

QC-LDPC码的研究与FPGA实现

低密度校验码(Low-Density Parity-Check Codes,LDPC)已经被证明是一类纠错性能逼近香农限的渐近好码。由于低密度校验码具有译码复杂度低、错误平层低等诸多优点,它的良好应用前景已经引起学术界和IT业界的高度重视,也使其成为当今信道编码领域最受瞩目的研究热点之一。QC-LDPC(Quasi-CyclicLDPC)码是LDPC码的一个子类,它在构造、编码和译码等方面,具备了

5GNR信道编码研究.pdf

<p>5GNR信道编码研究,信道编码是 5G 的关键技术之一,描述了 5G 新空口(NR——New Radio Access)的低密度奇偶校验码(LDPCC——Low Density Parity Check Codes)和 极化码(Polar Codes)的关键技术;通过仿真,比较了5G NR的信道编码方案与 4G LTE信道编码方案的性能。另外,还比较了这2代信道编码技术的复杂度和 吞吐量。

DAC8568驱动程序

<p>This example shows how you can use signal functions in the Vision<br/>debugger to simulate a signal that is coming into one of the analog <br/>inputs of the LPC21xx.</p><p>The Measure example is de

计数器电路触发器编码器译码器逻辑门数电电路Multisim仿真源文件20个合集: 100进制电路测试

<p>计数器电路触发器编码器译码器逻辑门数电电路Multisim仿真源文件20个合集:</p><p>100进制电路测试.ms10</p><p>100进制电路测试.ms10 (Security copy)</p><p>74LS161测试电路.ms10</p><p>74LS161测试电路.ms10 (Security copy)</p><p>74LS192电路.ms10</p><p>74LS192电路