MaxPlusII

共 50 篇文章
MaxPlusII 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 50 篇文章,持续更新中。

Altera_FPGA-CPLD_学习笔记

Xilinx,Altera,Lattice 是可编程器件的主要三个生产厂家。最近领导安排叫我学 习Altera 的FPGA,以前主要接触的Xilinx 的东西多一些。所以一上手感觉生疏, 特别是QuartusII 软件。 Quartus II 是Altera 公司新一代的FPGA/CPLD 开发环境。前一代Max+plusII 开 发环境Altera 公司已经不再提供新的版本。所以今后学习还是应

MaxplusII 中文入门.zip

资料->【B】电子技术->【B2】电路设计->【1】电路设计->【_电路设计综合】->eda教程->MaxplusII 中文入门.zip

基于FPGA的图像边缘检测器的研究和设计

· 摘要:  在构建了一种基于联DSP+FPGA图像处理系统的基础上,论述了一个基于EDA技术的、用FPGA实现图像边缘检测协处理器的设计过程,包括边缘检测算法的选择、系统FPGA的VHDL设计实现和在MAXPLUSII开发环境下的相关仿真结果.该协处理器的像素处理方式采用全硬件并行及流水线技术,经验证,和单独采用单片机或DSP系统相比,其处理速度有显著的提高. &n

FPGA在数字信号处理中的应用与研究

数字信号处理是信息科学中近几十年来发展最为迅速的学科之一.目前,数字信号处理广泛应用于通信、雷达、声纳、语音与图像处理等领域.而数字信号处理算法的硬件实现一般来讲有三种方式:用于通用目的的可编程DSP芯片;用于特定目的的固定功能DSP芯片组和ASIC;可以由用户编程的FPGA芯片.随着微电子技术的发展,采用现场可编程门阵列FPGA进行数字信号处理得到了飞速发展,FPGA正在越来越多地代替ASIC和

MAX+PLUS II Advanced Synthsis 10.230

MAX+PLUS II Advanced Synthsis ALtera的一个免费HDL综合工具,安装后可以直接使用,是MaxplusII的一个插件,用这个插件进行语言综合,比直接使用MaxplusII综合的效果好

分时复用在CPLD 设计变频系统中的应用

简要介绍利用MaxplusII 软件来实现VVVF 控制SPWM 变频调速的方法。设计中提出一种三相分时运算思路, 详细阐明其具体实现方式。试验证明,CPLD 应用于变频调速系统控制是非常有效的, 使

PC机与CPLD通信问题的研究

根据PC 机作为上位机和下位机的CPLD 串行通信的特点,简介上位机VB 程序的编写;详述在EDA 软件MAXPLUSII 的环境下,利用AHDL 语言,编写下位机程序。此设计具有波特率高、传输准确等

基于FPGA的CCK调制技术的研究

本文以无线局域网IEEE 802.11b标准中的5.5Mbps和11Mbps这两种物理层高速数据传输速率的扩频调制方式——补码键控(CCK)调制为研究对象,对物理层传输原理及传输技术进行了较深入的分析;论述了补码序列;讨论了CCK调制的原理及其实现过程;将CCK调制与多元双正交键控(MBOK)调制进行了比较;应用MaxplusⅡ对CCK调制进行仿真,并对CCK调制性能作了简要的理论分析。 补码序列

基于FPGA的CPU核及其虚拟平台的设计与实现

本课题受东南大学雨顺电子技术有限公司委托研发。 科学技术的高度发展,导致了计算机的诞生及其迅速发展。在现代社会里,计算机的应用范围几乎涉及到人类社会的所有领域,使得对计算机的研制与学习方兴未艾,不断深入。基于此,本课题在现有计算机内部结构基础上,通过对系统三大模块的软硬件设计,研制出了一台计算机学习实验平台。该平台为用户提供一种更直观的方法学习计算机内部结构,并且用户可以根据需求设计自己的计算机模

FPGA在数字信号处理中的应用与研究

数字信号处理是信息科学中近几十年来发展最为迅速的学科之一.目前,数字信号处理广泛应用于通信、雷达、声纳、语音与图像处理等领域.而数字信号处理算法的硬件实现一般来讲有三种方式:用于通用目的的可编程DSP芯片;用于特定目的的固定功能DSP芯片组和ASIC;可以由用户编程的FPGA芯片.随着微电子技术的发展,采用现场可编程门阵列FPGA进行数字信号处理得到了飞速发展,FPGA正在越来越多地代替ASIC和

基于FPGA的CCK调制技术的研究.rar

本文以无线局域网IEEE 802.11b标准中的5.5Mbps和11Mbps这两种物理层高速数据传输速率的扩频调制方式——补码键控(CCK)调制为研究对象,对物理层传输原理及传输技术进行了较深入的分析;论述了补码序列;讨论了CCK调制的原理及其实现过程;将CCK调制与多元双正交键控(MBOK)调制进行了比较;应用MaxplusⅡ对CCK调制进行仿真,并对CCK调制性能作了简要的理论分析。 补码序列

基于FPGA的CPU核及其虚拟平台的设计与实现.rar

本课题受东南大学雨顺电子技术有限公司委托研发。 科学技术的高度发展,导致了计算机的诞生及其迅速发展。在现代社会里,计算机的应用范围几乎涉及到人类社会的所有领域,使得对计算机的研制与学习方兴未艾,不断深入。基于此,本课题在现有计算机内部结构基础上,通过对系统三大模块的软硬件设计,研制出了一台计算机学习实验平台。该平台为用户提供一种更直观的方法学习计算机内部结构,并且用户可以根据需求设计自己的计算机模

maxplusii_10_21.rar

常用软件库-25个-13.5G maxplusii_10_21.rar

maxplus2crack

Altera公司的免费PLD开发软件Altera公司的免费PLD开发软件,界面与标准版的MaxplusII完全一样,只支持MAX7000和MAX3000系列器件,本身支持不复杂的VHDL和Verilog综合,软件较小

maxplux2

MAX+plus II 是最新版是美国Altera公司开发的大型可编程逻辑设计软件平台 功能: 它支持Altera公司不同结构的可编程逻辑器件,能满足用户各种各样的设计需要。MAX+plus II具有突出的灵活性与高效性,为设计者提供了多种可自由选择的设计方法和工具。 MAX+PLUSII 普遍认为MaxplusII曾经是最优秀的PLD开发平台之一,适合开发中小规模PLD/FPGA。 在这

FPGA VHDL语言DDS函数信号发生器的设计与实现

<p style="margin-left:108px">1、&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 设计任务</p><p style="margin-left:122px">(1)&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&n

应用MaxplusII平台的数字时钟的VHDL源程序

应用MaxplusII平台的数字时钟的VHDL源程序,可以解压后直接运行,已经过测试,希望对大家有所帮助。

高级FPGA教学实验指导书-逻辑设计部分.pdf QuatusII5.0 是Altera 公司的最新产品。MaxplusII 是一套非常成功的PLD 开发软件

高级FPGA教学实验指导书-逻辑设计部分.pdf QuatusII5.0 是Altera 公司的最新产品。MaxplusII 是一套非常成功的PLD 开发软件, 虽然QuartusII 已经推出了4 年,并且Altera 宣布不再对MaxplusII 进行升级,但至今仍 有非常多的工程师在使用MaxplusII。 Altera 在QuartusII 中允许将软件界面设置为 MaxplusI

VHDL入门

VHDL入门,适用于VHDL初学者。结合MaxplusII开发环境,给出了一些例子。

hDB3的编解码模块 是在maxplusII 下验证过的 并且下到片子中都正确

hDB3的编解码模块 是在maxplusII 下验证过的 并且下到片子中都正确