LVDs
共 192 篇文章
LVDs 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 192 篇文章,持续更新中。
基于FPGA的数字射频存储器设计.rar
数字射频存储器(Digital Radio FreqlJencyr:Memory DRFM)具有对射频信号和微波信号的存储、处理及传输能力,已成为现代雷达系统的重要部件。现代雷达普遍采用了诸如脉冲压缩、相位编码等更为复杂的信号处理技术,DRFM由于具有处理这些相干波形的能力,被越来越广泛地应用于电子对抗领域作为射频频率源。目前,国内外对DRFM技术的研究还处于起步阶段,DRFM部件在采样率、采样精
基于FPGA的低速率语音声码器的研究与实现.rar
数字语音通信是当前信息产业中发展最快、普及面最广的业务。语音信号压缩编码是数字语音信号处理的一个方面,它和通信领域联系最为密切。在现有的语音编码中,美国联邦标准混合激励线性预测(MELP—Mixed Excited Linear Prediction)算法在2.4kb/s的码率下取得了较好的语音质量,具有广阔的应用前景。 FPGA作为一种快速、高效的硬件平台在数字信号处理和通信领域具有着独特的优势
CCSDS高级在轨系统信道合路器分路器的研究及其基于FPGA技术的实现.rar
CCSDS高级在轨系统在航天技术发挥着越来越重要的作用,而信道合路器/分路器以及虚拟信道调度策略是AOS空间站数据系统的核心,是AOS空间站能够传输多任务,高速率不同数据的关键。本文通过对CCSDS高级在轨系统(AOS)的研究,对AOS空系统的架构、特性以及业务进行了分析。 ⑴信道合路器/分路器是AOS空间站数据系统的关键部分,是AOS空间站能够传输多任务,不同速率数据的关键。在对该系统的分析中,
SATA2.0硬盘加解密接口芯片数据通路的设计与FPGA实现.rar
SATA接口是新一代的硬盘串行接口标准,和以往的并行硬盘接口比较它具有支持热插拔、传输速率快、执行效率高的明显优势。SATA2.0是SATA的第二代标准,它规定在数据线上使用LVDS NRZ串行数据流传输数据,速率可达3Gb/s。另外,SATA2.0还具有支持NCQ(本地命令队列)、端口复用器、交错启动等一系列技术特征。正是由于以上的种种技术优点,SATA硬盘业已被广泛的使用于各种企业级和个人用户
FPGA中多标准可编程IO端口的设计.rar
现场可编程门阵列(FPGA,Field Programmable Gate Array)是可编程逻辑器件的一种,它的出现是随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的设计周期尽可能短,最好是在实验室里就能设计出
基于FPGA的嵌入式系统SerialATA大容量数据存储控制器的研究.rar
随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行数据传输方式,有良好的抗干扰性能,有更强的达到32位的循环冗余校验,并且提供
基于FPGA的嵌入式系统SerialATA大容量数据存储控制器的研究.rar
随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行数据传输方式,有良好的抗干扰性能,有更强的达到32位的循环冗余校验,并且提供
基于嵌入式的高速数据采集系统
<p>在遥测系统中,针对传统存储系统硬盘的功耗高、发热高、噪声大、访问速度低的问题,设计了以 FPGA 为主控单元,<br/>以 LVDS 为图像数据传输和读取的接口。以图像存储、图像传输、长线读数和实时监测为主要功能模块。以 FLASH 为存储单<br/>元,合理地选择了存储模块的工作模式,根据可靠性和模块化的设计原则,结合任务要求与功能指标要求,提出了高速图像存<br/>储系统的设计方案; 测
基于mipi接口的背照式cmos数字影像系统的研究
<p>MIPI(移动产业处理器接口)包含了一套协议和标准,以满足图像子系统、存储子系统、无线子系统、电源管理子系统和低带宽子系统独特的要求,是CMOS图像传感器一个很好的搭配选择.CMOs图像传感器将整个图像系统集成在一块芯片上,具有体积小、重量轻、功耗低、编程方便、易于控制等优点.</p><p>论文挑选对三百万摄像头作单独的研究,采取MIPI接口的CMOS摄像头来取代传统的并行接口摄像头。通过摄
数字图像处理系统上位机系统设计
<p>本论文愿目来源于“致字图像处理系统”项目,文章主要介绍了该系统的上位机系统,其中对软件、硬件功能及实现分别进行了讨论。整个系统的主体分为基于MATLAB的远程控制器系统、基于FPGA的下位机系统和基于MFC的上位机系统三个部分,远程控制器系统主要是提供原始图像数据、从上位机系统接收处理结果并控制上位机和下位机的运行。下位机系统主要是执行数字图像算法,上位机系统主要完成对下位机系统的算法结果的
LCD显示屏FPGA实现LVDS
<p>LCD显示屏FPGA实现LVDS LCD显示屏FPGA实现LVDS</p><p><img src="/uploads/pic/08/408/c8a8695d8d57bb687048a88bd5631408-1.png" alt="LCD显示屏FPGA实现LVDS" title="LCD显示屏FPGA实现LVDS"></p>
FPGA之间的LVDS传输,采用serdes接口
<p>FPGA之间的LVDS传输,采用serdes接口</p><p><img src="/uploads/pic/12/812/70dbe1ca9ae0b0c1ed192189d3b49812-1.png" alt="FPGA之间的LVDS传输,采用serdes接口" title="FPGA之间的LVDS传输,采用serdes接口"></p>
基于FPGA的通用实时信号处理系统的硬件设计与实现.rar
近年来,以FPGA为代表的数字系统现场集成技术取得了快速的发展,FPGA不但解决了信号处理系统小型化、低功耗、高可靠性等问题,而且基于大规模FPGA单片系统的片上可编程系统(SOPC)的灵活设计方式使其越来越多的取代ASIC的市场。传统的通用信号处理系统使用DSP作为处理核心,系统的可重构型不强,FPGA解决了这一问题,并且现有的FPGA中,多数已集成DSP模块,结合FPGA较强的信号并行处理特性
基于FPGA的高速串行接口模块仿真设计.rar
现代社会信息量爆炸式增长,由于网络、多媒体等新技术的发展,用户对带宽和速度的需求快速增加。并行传输技术由于时钟抖动和偏移,以及PCB布线的困难,使得传输速率的进一步提升面临设计的极限;而高速串行通信技术凭借其带宽大、抗干扰性强和接口简单等优势,正迅速取代传统的并行技术,成为业界的主流。 本论文针对目前比较流行并且有很大发展潜力的两种高速串行接口电路——高速链路口和Rocket I/O进行研究,并以
基于FPGA的高速误码仪研制——发端子系统的研制
误码率测试仪用于对通信系统的可靠性检测中,是检验数据传输质量的重要手段。本课题研究用于地面站综合处理终端系统中的高速误码率测试仪。高速误码率测试仪采用数字复接技术,基于FPGA研制而成,数据率可达300Mbps以上。 本文第二章介绍数字通信及复接技术的有关理论;第三章介绍高速误码率测试仪发端子系统的设计方案;第四章介绍高速误码率测试仪的硬件设计及实现过程,并给出了一些实际设计电路;第五章介绍高速误
LVDS不错的资料
LVDS不错的资料
LVDS系统高速电路板设计指导白皮书.pdf
LVDS原理与应用简介.pdf
用于网络通信的LVDS收发器的设计
互联网承担了越来越多的语音、文本、图像、视频等数据传输业务,造成了网络传输速率瓶颈问题。针对该问题,该文采用全定制的集成电路方法及低功耗和低共模电平偏移的技术设计低电压差分信号高速接收器和发送器。仿真
基于FPGA的总线型LVDS通信系统设计
总线型低压差分信号(BLVDS)是一种性能优良的物理层接口标准。本文介绍一种基<BR>于总线型LVDS 的通信系统方案,以及利用FPGA 芯片实现系统核心模块的设计方法。该<BR>方案可广泛使用在高速
基于FPGA的数字射频存储器设计
数字射频存储器(Digital Radio FreqlJencyr:Memory DRFM)具有对射频信号和微波信号的存储、处理及传输能力,已成为现代雷达系统的重要部件。现代雷达普遍采用了诸如脉冲压缩、相位编码等更为复杂的信号处理技术,DRFM由于具有处理这些相干波形的能力,被越来越广泛地应用于电子对抗领域作为射频频率源。目前,国内外对DRFM技术的研究还处于起步阶段,DRFM部件在采样率、采样精
LVDS应用与资料手册
LVDS应用与资料手册 LVDS Application and Data Handbook