LPM

共 45 篇文章
LPM 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 45 篇文章,持续更新中。

实验二须知

<div> 实验内容: </div> <div> <br /> </div> <div> 1.利用QuartusII的"MegaWizard Plug-In Manager",<br /> &nbsp; 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE<br /> &nbsp; 把它们作为一个project,DEVICE选用EPF10K70RC240-4,对

使用LPM_ROM的实际的例子

使用LPM_ROM的实际的例子

本文主要讨论了使用EDA工具设计汉字滚动显示器的技术问题。文中首先描述了基于现场可编程门阵列(FPGA)的硬件电路;然后研究了在8×8LED发光二极管点阵上显示滚动汉字的原理

本文主要讨论了使用EDA工具设计汉字滚动显示器的技术问题。文中首先描述了基于现场可编程门阵列(FPGA)的硬件电路;然后研究了在8×8LED发光二极管点阵上显示滚动汉字的原理,并给出了基于ALTERA的参数化模型库LPM描述其功能的VHDL语言程序设计;最后对使用EDA工具软件加工被显示数据文件的方法进行了讨论。

程序用VHDL实现: 频率合成

程序用VHDL实现: 频率合成,DDS 主要调用LPM

大屏幕led点阵显示的驱动时序。 使用vhdl语言描述。其中rom文件可以使用lpm_megcore自动生成。

大屏幕led点阵显示的驱动时序。 使用vhdl语言描述。其中rom文件可以使用lpm_megcore自动生成。

清华大学Altera FPGA工程师成长手册(光盘视频)

&nbsp;  《Altera FPGA工程师成长手册》以altera公司的fpga为例,由浅入深,全面、系统地详细讲述了基于可编程逻辑技术的设计方法。《Altera FPGA工程师成长手册》讲解时穿插了大量典型实例,便于读者理解和演练。另外,为了帮助读者更好地学习,《Altera FPGA工程师成长手册》提供了配套语音教学视频,这些视频和《Altera FPGA工程师成长手册》源代码一起收录于《

自己编写的vhdl语言来实现的lpm_inv0电路

自己编写的vhdl语言来实现的lpm_inv0电路,自我感觉还可以,也通过了编译,如果有需要就下载去看看吧

MSP430系统实验教程

<P>  MSP430系列单片机的电源电压采用1.8~3.6V低电压,RAM 数据保持方式下耗电仅0.1uA,活动模</P> <P>  式耗电250pA/MIPS(MIPS:每秒百万条指令数),IO输入端口的漏电流最大仅50nA。</P> <P>  MSP430系列单片机有独特的时钟系统设计,包括两个不同的时钟系统:基本时钟系统和锁频环(FLL</P> <P>  和FLL+)时钟系统或DCO 数字

原创:采用VHDL语言编写的正弦信号发生器。rom采用quartus自带的lpm生成

原创:采用VHDL语言编写的正弦信号发生器。rom采用quartus自带的lpm生成,可产生正弦波。更改rom内容可改变波形

MSP430系列flash型超低功耗16位单片机

<P>MSP430系列flash型超低功耗16位单片机MSP430系列单片机在超低功耗和功能集成等方面有明显的特点。该系列单片机自问世以来,颇受用户关注。在2000年该系列单片机又出现了几个FLASH型的成员,它们除了仍然具备适合应用在自动信号采集系统、电池供电便携式装置、超长时间连续工作的设备等领域的特点外,更具有开发方便、可以现场编程等优点。这些技术特点正是应用工程师特别感兴趣的。《MSP43

这些ppt文件详细介绍了使用Altera公司FPGA芯片编程时的注意问题

这些ppt文件详细介绍了使用Altera公司FPGA芯片编程时的注意问题,包含时序、EBA、LPM库等,还有一些实用技巧供学习。对于使用Altera FPGA的同志会有帮助,但全部为英文编写,请注意。

Description: This program demonstrates a half-duplex 9600-baud UART using // Timer_A3 using no XTAL

Description: This program demonstrates a half-duplex 9600-baud UART using // Timer_A3 using no XTAL and an external resistor for DCO ROSC. DCO used for // TACLK UART baud generation. The program wil

MSP430 //示范使用三种不同时脉来源 // Enter LPM3 w/ interrupt /* Convert EOL to CR/LF */

MSP430 //示范使用三种不同时脉来源 // Enter LPM3 w/ interrupt /* Convert EOL to CR/LF */

altera公司的fpga期间的所有lpm模块的快速设计

altera公司的fpga期间的所有lpm模块的快速设计,涵盖了全部的lpm ip模块

设计输入 ! 多种设计输入方法 – Quartus II &#8226 原理图式图形设计输入 &#8226 文本编辑 – AHDL, VHDL, Verilog &#8226 内存编辑

设计输入 ! 多种设计输入方法 – Quartus II &#8226 原理图式图形设计输入 &#8226 文本编辑 – AHDL, VHDL, Verilog &#8226 内存编辑 – Hex, Mif – 第三方工具 &#8226 EDIF &#8226 HDL &#8226 VQM – 或采用一些别的方法去优化和提高输入的灵活性: &#8226 混合设计格式 &

在VHDL语言中如何使用LPM库.PPT

在VHDL语言中如何使用LPM库.PPT

VHDL中LPM(参数化)库中文使用介绍

VHDL中LPM(参数化)库中文使用介绍

LT_1B msp430开发板例子程序-LPM3

LT_1B msp430开发板例子程序-LPM3

MSP430F149串口行实验程序 //使用ADC12采集实验,将采集到数据送向PC.(序列单次采集,采用定时器A作为时钟源) //P3.4为发送,P3.5为接收 晶体使32768HZ/8MHZ.

MSP430F149串口行实验程序 //使用ADC12采集实验,将采集到数据送向PC.(序列单次采集,采用定时器A作为时钟源) //P3.4为发送,P3.5为接收 晶体使32768HZ/8MHZ. 串行波特率B/S //使用SMCLK作为波特率发器时,不能使用LPM2,LPM3!

para13: fifo.vhd FIFO(双口RAM) fifo1.vhd FIFO(嵌入式EAB) fifo2.vhd FIFO(LPM)

para13: fifo.vhd FIFO(双口RAM) fifo1.vhd FIFO(嵌入式EAB) fifo2.vhd FIFO(LPM)