虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

LE

  • Per gli interessati ai metodi della compressione una vera miniera d oro, oltre 70 algoritmi all int

    Per gli interessati ai metodi della compressione una vera miniera d oro, oltre 70 algoritmi all interno di moduli base indipendenti consentono a questo programma di mostrare il loro utilizzo e LE loro performances, ecco eLEncati alcuni di essi : base64/crc32/fibonacci/mtf/freq/adddif/bwt/fix12/fix128/flatter/ huffman/lzw/lzs/rLE/lbe/hash/vbc/scrambLEr, e tanti tanti altri.

    标签: compressione interessati algoritmi miniera

    上传时间: 2013-12-16

    上传用户:时代电子小智

  • A few years ago I became interested in first person shooter games and in particular how the world LE

    A few years ago I became interested in first person shooter games and in particular how the world LEvels are created and rendered in real time. At the same time I found myself in between jobs and so I embarked on an effort to LEarn about 3D rendering with the goal of creating my own 3D rendering engine. Since I am a developer and not an artist I didn’t have the skills to create my own models, LEvels, and textures. So I decided to attempt to write a rendering engine that would render existing game LEvels. I mainly used information and articLEs I found on the web about Quake 2, Half Life, WAD and BSP fiLEs. In particular I found the Michael Abrash articLEs that he wrote for Dr. Dobbs magazine whiLE working at Id to be very illuminating.

    标签: interested particular shooter became

    上传时间: 2013-12-13

    上传用户:hanli8870

  • 有限元求解柏松方程。本文采用FORTRAN语言编制程序。程序中大部分变量采用有名公共区存储方式存储

    有限元求解柏松方程。本文采用FORTRAN语言编制程序。程序中大部分变量采用有名公共区存储方式存储,这样可以减少内存占用量。 IFG:生成有限元网格信息,即元素节点局部编码与总体编码对照表,节点实际坐标,边界节点编码与边界点上的已知值 GKD:生成总刚一维存储对角元的地址,计算总刚一维存储长度 FIXP:设置已知节点函数值 GK(NI,NJ,ADJ,AIJ):单元刚度矩阵计算 GF(NI,N,M,LE,YI,FE):单元列阵的计算 AK(I,J,AIJ):总刚度矩阵元素迭加 QEB:总刚度矩阵和总列阵合成 BDE:边界条件处理 SOLGS:Gauss-Seidel迭代法求解方程组 UDIFF(NI,NFLAG,UDIF,LE,ADJ):标准元素内形状函数导数计算 DIFF:节点上 , 加权平均

    标签: FORTRAN 程序 有限元 方程

    上传时间: 2017-09-12

    上传用户:erkuizhang

  • 有限元求解柏松方程。本文采用FORTRAN语言编制程序。程序中大部分变量采用有名公共区存储方式存储

    有限元求解柏松方程。本文采用FORTRAN语言编制程序。程序中大部分变量采用有名公共区存储方式存储,这样可以减少内存占用量。 IFG:生成有限元网格信息,即元素节点局部编码与总体编码对照表,节点实际坐标,边界节点编码与边界点上的已知值 GKD:生成总刚一维存储对角元的地址,计算总刚一维存储长度 FIXP:设置已知节点函数值 GK(NI,NJ,ADJ,AIJ):单元刚度矩阵计算 GF(NI,N,M,LE,YI,FE):单元列阵的计算 AK(I,J,AIJ):总刚度矩阵元素迭加 QEB:总刚度矩阵和总列阵合成 BDE:边界条件处理 SOLGS:Gauss-Seidel迭代法求解方程组 UDIFF(NI,NFLAG,UDIF,LE,ADJ):标准元素内形状函数导数计算 DIFF:节点上 , 加权平均

    标签: FORTRAN 程序 有限元 方程

    上传时间: 2017-09-12

    上传用户:问题问题

  • Este código lo uso en un 16f877 y me sirve para poder guardar en la eeprom 24lc256 los valores de la

    Este código lo uso en un 16f877 y me sirve para poder guardar en la eeprom 24lc256 los valores de la fecha y la hora que me entrega un ds1307. Espero LE sirva a alguien. Turco

    标签: guardar valores 16f877 eeprom

    上传时间: 2017-09-28

    上传用户:变形金刚

  • DS1302S+中文资料

    实时时钟计数秒,分钟,小时,月份,月份,星期几和年份,并具有LE年补偿,有效期至2100年;31 x 8电池支持通用RAM;串行I / O,用于最少的引脚数;2.0V至5.5V完全工作;在2.0V时使用小于300nA的电流;单字节或多字节(突发模式)数据传输,用于读取或写入时钟或RAM数据;8引脚DIP或可选8引脚SO用于表面贴装;TTL兼容(VCC = 5V);可选的工业温度范围:-40°C至+ 85°C[15]。DS1302引脚示意图如图3.7.1所示。

    标签: 1302 DS

    上传时间: 2021-04-20

    上传用户:天北油京

  • IEC 62368_2014--安規

    THIS PUBLICATION IS COPYRIGHT PROTECTEDCopyright © 2014 IEC, Geneva, SwitzerlandAll rights reserved. UnLEss otherwise specified, no part of this publication may be reproduced or utilized in any formor by any means, eLEctronic or mechanical, including photocopying and microfilm, without permission in writing fromeither IEC or IEC's member National Committee in the country of the requester. If you have any questions about IECcopyright or have an enquiry about obtaining additional rights to this publication, pLEase contact the address below oryour local IEC member National Committee for further information.Droits de reproduction réservés. Sauf indication contraire, aucune partie de cette publication ne peut être reproduiteni utilisée sous quelque forme que ce soit et par aucun procédé, éLEctronique ou mécanique, y compris la photocopieet LEs microfilms, sans l'accord écrit de l'IEC ou du Comité national de l'IEC du pays du demandeur. Si vous avez desquestions sur LE copyright de l'IEC ou si vous désirez obtenir des droits supplémentaires sur cette publication, utilisezLEs coordonnées ci-après ou contactez LE Comité national de l'IEC de votre pays de résidence.

    标签: iec标准

    上传时间: 2021-10-21

    上传用户:kent

  • Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程

    Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Silicon Labs的CP2102芯片来实现USB转串口功能; QM_MAX10_10M02SCU169开发板板载MP2359高效率DC/DC提供CPLD芯片工作的3.3V电源; QM_MAX10_10M02SCU169开发板引出了两排50p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM_MAX10_10M02SCU169开发板引出了芯片的3路按键用于测试; QM_MAX10_10M02SCU169开发板引出了芯片的3路LED用于测试; QM_MAX10_10M02SCU169开发板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;

    标签: altera intel max10

    上传时间: 2022-05-11

    上传用户:

  • Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程

    Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板载MP2359高效率DC/DC提供FPGA芯片工作的3.3V电源; QM_Cyclone10_10CL006开发板引出了两排64p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM_Cyclone10_10CL006开发板引出了芯片的3路按键用于测试; QM_Cyclone10_10CL006开发板引出了芯片的2路LED用于测试; QM_Cyclone10_10CL006开发板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;

    标签: altera intel cyclone10

    上传时间: 2022-05-11

    上传用户:qingfengchizhu

  • Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程

    Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Flash芯片,8MB字节的存储容量;➢ Cyclone IV EP4CE15板载Winbond 32MB的SDRAM,型号为W9825G6KH-6;➢ Cyclone IV EP4CE15核心板板载MP2315高效率DC/DC芯片提供FPGA芯片工作的3.3V电源;➢ Cyclone IV EP4CE15核心板引出了两排64p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等;➢ Cyclone IV EP4CE15核心板引出了芯片的3路按键用于测试;➢ Cyclone IV EP4CE15核心板引出了芯片的2路LED用于测试;➢ Cyclone IV EP4CE15核心板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;

    标签: altera intel cyclone

    上传时间: 2022-05-11

    上传用户:zhangLEi193