模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。
上传时间: 2014-01-07
上传用户:ikemada
EWB做的多功能数字钟 由振荡器输出稳定的高频脉冲信号作为时间基准,经分频器输出标准的秒脉冲,秒计数器满60向分计数器进位,分计数器满60向小时计数器进位,小时计数器按“12翻1”规律计数,计数器经译码器送到显示器;计数出现误差可用校时电路进行校时、校分、校秒, 可发挥部分:使闹钟具有可整点报时与定时闹钟的功能。
上传时间: 2015-08-06
上传用户:zhangyi99104144
使用内部HF振荡器,SYSCLK倍频到48MHz,USBCLK也为48MHz
标签: 振荡器
上传时间: 2014-01-06
上传用户:nanshan
[电路设计]用运算放大器可以实现压控振荡器,这个小程序可以帮助您设计这种简单的振荡器
上传时间: 2015-10-13
上传用户:源弋弋
ECS所有晶体振荡器的protel DXP 库文件
上传时间: 2013-12-21
上传用户:wfeel
三个IC模拟单元电路的SPICE程序和SPICE代码: 1. 电压比较器.2.环形振荡器.3.占空比点4的振荡器.
上传时间: 2013-12-31
上传用户:风之骄子
this a pack include source code for quartus 2. It is an implementation of the LC2. The LC-2 computer is described in Introduction to Computing Systems from Bits & Gates to C & Beyond by Yale Patt and Sanjay Patel, McGraw Hill, 2001. The LC2 model can be run as a simulation or downloaded to the UP3 in a larger model, TOP_LC2 that adds video output. Push buttons reset and single step the processor and a video output display of registers is generated. This state machine VHDL-based model of the LC-2 includes all source files. Currently compiled for a Cyclone EP1C6Q240 FPGA.
标签: implementation include quartus source
上传时间: 2013-12-25
上传用户:坏坏的华仔
AVR053 校正内部RC振荡器
上传时间: 2013-12-26
上传用户:VRMMO
LC meter using a 89c2051 micro chip, easy to do,nice function.
标签: function 89c2051 meter using
上传时间: 2014-08-21
上传用户:独孤求源
another LC meter using a p16f628 single chip,it work well for measure LC.
标签: another measure p16f628 single
上传时间: 2013-12-18
上传用户:cc1