IV
共 93 篇文章
IV 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 93 篇文章,持续更新中。
Cyclone IV 器件手册 中文版
<p>Cyclone IV 器件手册 中文版。Cyclone IV 器件手册 中文版</p>
零死角玩转stm32 初级篇、中级篇、高级篇、系统篇
<p>《零死角玩转 STM32 》系列教程由 初级篇、 中级篇、 高级篇、 系统篇 、</p><p>四个部分组成,根据野火 STM32 开发板旧版教程升级而来,且经过重新深入编</p><p>写,重新排版,更适合初学者,步步为营,从入门到精通,从裸奔到系统,让</p><p>您零死角玩转 STM32。M3 的世界,于野火同行,乐意惬无边。</p><p><img src="data:image/png;
Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程
<p>Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程</p><p><br/></p><p>Cyclone IV EP4CE15核心板主要特征参数如下所示:</p><p>➢ 主控FPGA:EP4CE15F23C8N;</p><p>➢ 主控FPGA外部时钟源频率:50MHz;</p><p>➢ EP4CE15F23C8N芯片内部自带丰富的Block R
设计的带嵌入式收发器的Gen1×1硬核IP的 PCI Express IP编译器
<p>在Cyclone IV GX收发器入门套件上,设计带嵌入式收发器的Gen1×1硬核IP的 PCI Express IP编译器。.rar</p>
斯坦福大学-深度学习基础教程.pdf
<p>斯坦福大学-深度学习基础教程.pdf</p><p><br/></p><p>UFLDL教程
From Ufldl
说明:本教程将阐述无监督特征学习和深入学习的主要观点。通过学习,你也将实现多个功能
学习/深度学习算法,能看到它们为你工作,并学习如何应用/适应这些想法到新问题上。
本教程假定机器学习的基本知识(特别是熟悉的监督学习,逻辑回归,梯度下降的想法),如果
你不熟悉这些想法,我
FPGA自学 黑金CYCLONE-IV AX515开发板网盘资料
<p>这是开发板资料,不是开发板,做硬件的可以参考里面的原理图和PCB,做软件的可以移植里面的工程</p><p><img src="/uploads/pic/5b/05b/a10555a27d8b62b6eeeb97ae98fcb05b-1.jpg" alt="FPGA自学 黑金CYCLONE-IV AX515开发板网盘资料" title="FPGA自学 黑金CYCLONE-IV AX515开发板
CYCLONE4E FPGA开发板EP4CE10F17 开拓者FPGA开发板PDF原理图+主要器件技
<p>CYCLONE4E FPGA开发板EP4CE10F17 开拓者FPGA开发板PDF原理图+主要器件技术手册</p><p>00-CYCLONE4E FPGA开发板EP4CE10F17 开拓者FPGA开发板PDF原理图.pdf</p><p>AD9708.pdf</p><p>AMS1117.pdf</p><p>AP3216C.pdf</p><p>AT24C64.pdf</p><p>CH340.pd
黑金CYCLONE4 EP4CE6F17C8 FPGA开发板ALTIUM设计硬件工程(原理图+PCB
<p>黑金CYCLONE4 EP4CE6F17C8 FPGA开发板ALTIUM设计硬件工程(原理图+PCB+AD集成封装库),Altium Designer 设计的工程文件,包括完整的原理图及PCB文件,可以用Altium(AD)软件打开或修改,可作为你产品设计的参考。集成封装器件型号列表:</p><p>Library Component Count : 50</p><p><br/></p><p>
STM32F407开发板ALTIUM设计原理图+AD集成封装库文件 Altium Designer
<p>STM32F407开发板ALTIUM设计原理图+AD集成封装库文件,Altium Designer 设计的工程文件,包括原理图和未布局布线的PCB文件,可作为你产品设计的参考。集成库器件型号列表如下:</p><p>Library Component Count : 46</p><p><br/></p><p>Name &nbs
Analog-Circuit-IV(模擬電路-信号处理电路)
<p>Analog-Circuit-IV(新概念模擬電路-信号处理电路)</p>
Computational+Intelligence
The large-scale deployment of the smart grid (SG) paradigm could play a strategic role in<br />
supporting the evolution of conventional electrical grids toward active, flexible and self-<br />
healin
Chipless_Radio_Frequency_Identification
Introduction to Radio Frequency Identification (RFID): RFID is a<br />
wireless modulation and demodulation technique for automatic<br />
identification of objects, tracking goods, smart logistics, an
Computational+Intelligence
The large-scale deployment of the smart grid (SG) paradigm could play a strategic role in<br />
supporting the evolution of conventional electrical grids toward active, flexible and self-<br />
healin
基于指数曲线拟合的高温作业服装最优厚度设计
<p class="MsoNormal" style="text-indent:24.0000pt;">
<span>在高温环境下工作时</span>,专用的防护服装不可或缺。专用服装通常由多层织物构成,不同织物的密度、比热、热传导率都有所不同,不同的厚度搭配会对服装的防护性能和舒适度有所影响。本文主要通过研究特定的织物在相同的工作防护能力要求下,最优的厚度配比,为高温作业服装最优厚度设计提供参
MIPS IV Instruction Set,详细讲解了mips iv的指令系统
MIPS IV Instruction Set,详细讲解了mips iv的指令系统
Xilinx XC4VSX35为核心的 XtremeDSP Development Kit-IV 开发板的例程
Xilinx XC4VSX35为核心的 XtremeDSP Development Kit-IV 开发板的例程,该例程都成功调试过,可用在ise10.1开发环境中。
NIOS那些事儿(CYCLONE+IV补充)REV1.1
NIOS教程 NIOS那些事儿(CYCLONE+IV补充)REV1.1
ex5_1 I-型线性相位FIR滤波器 ex5_2 II-型线性相位FIR滤波器 ex5_3 III-型线性相位FIR滤波器 ex5_4 IV-型线性相位FIR滤波器 ex5_5 矩
ex5_1 I-型线性相位FIR滤波器
ex5_2 II-型线性相位FIR滤波器
ex5_3 III-型线性相位FIR滤波器
ex5_4 IV-型线性相位FIR滤波器
ex5_5 矩形窗频响
ex5_6 希尔伯特变换器设计-汉宁窗
ex5_7 低通滤波器设计-汉明窗
ex5_8 带通滤波器设计-布莱克曼窗
ex5_9 低通滤波器设计-凯塞窗
ex5_11 频率
黑金EP4CE15开发板核心板原理图
黑金DB45 FPGA开发板核心板原理图,帮助开发者设计Cyclone IV FPGA的最小外围电路。
东芯IV的SEP3203ARM的源代码
东芯IV的SEP3203ARM的源代码,包括MP3,USB,NORFLASH等。其程序均通过编译,运行OK!