CCD信号由于其特殊性,一般不能有信号源产生,本程序采用VHDL语言
CCD信号由于其特殊性,一般不能有信号源产生,本程序采用VHDL语言,以ISE为开发平台,产生了模拟CCD信号的数字信号,只需经DA转换便能实现...
CCD信号由于其特殊性,一般不能有信号源产生,本程序采用VHDL语言,以ISE为开发平台,产生了模拟CCD信号的数字信号,只需经DA转换便能实现...
本代码介绍了使用VHDL开发FPGA的一般流程,最终采用了一种基于FPGA的数字频率的实现方法。该设计采用硬件描述语言VHDL,在软件开发平台ISE上完成,可以在较高速时钟频率(100MHz)下正常工作。该设计的频率计能准确的测量频率在1Hz到100MHz之间的信号。使用ModelSim仿真软件对V...
本文:采用了FPGA方法来模拟高动态(Global Position System GPS)信号源中的C/A码产生器。C/A码在GPS中实现分址、卫星信号粗捕和精码(P码)引导捕获起着重要的作用,通过硬件描述语言VERILOG在ISE中实现电路生成,采用MODELSIM、SYNPLIFY工具分别进行...
本系统使用VHDL语言进行设计,采用自上向下的设计方法。目标器件选用Xilinx公司的FPGA器件,并利用Xilinx ISE 7.1 进行VHDL程序的编译与综合,然后用Modelsim Xilinx Edition 6.1进行功能仿真和时序仿真。...
ise6.1的中文说明,能够在较短的时间内熟悉ise...