HRVAS时频分析
共 268 篇文章
HRVAS时频分析 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 268 篇文章,持续更新中。
小波变换在图像边缘检测中的应用
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">目前,被广泛使用的经典边缘检测算子有Sobel算子,Prewitt算子,Roberts算子,Log算子,Canny算子等等。这些算子的核心思想是图像的边
RLC串联电路谐振特性的Multisim仿真
<p>
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于探索 RLC串联电路谐振特性仿真实验技术的目的,采用Multisim10仿真软件对RLC串联电路谐振特性进行了仿真实验测试,给出了几种Multisim仿真实验方案,介绍了谐振频率、上限频率、下限频率及品质
脉搏波信号降噪和特征点识别研究
对脉搏波的完全分析是建立在含有少量噪声且较为清晰的脉搏波信号中,然而在采集脉搏波信号时容易受到多种干扰的影响,使其提取出来的脉搏波含有大量的噪声,因此降噪处理显得尤为必要。同时,脉搏波中含有人体生理病理信息,不同的人将表现为不同的特征,可以看出确定脉搏波特征点对于分析人体生理健康很有意义。针对信号去噪问题采用小波变换和多分辨率分析的方法,该方法在时域和频域都能表征信号局部信息的能力,且具有对信号具
基于ADF4350的多频段信号源的设计与实现
<div>
摘要ADF4350是ADI公司生产的集成了电压控制振荡器(VCO)的宽带频率合成器。介绍了该宽带频率合成器的基本原理和工作特性,给出了一种用C8051F320单片机控制ADF4350的硬件电路结构和软件程序设计方法, 得到了应用在测量船的s和C频段信号源。该信号源通过上位机软件的简单设置, 可以方便地实现现场控制,满足测量船的使用要求。经测试表明,该信号源覆盖了测量船s和c频段系统的
基于多环锁相宽带细步进频率合成器的设计
<span id="LbZY">为了满足宽频段、细步进频率综合器的工程需求,对基于多环锁相的频率合成器进行了分析和研究。在对比传统单环锁相技术基础上,介绍了采用DDS+PLL多环技术实现宽带细步进频综,输出频段10~13 GHz,频率步进10 kHz,相位噪声达到-92 dBc/Hz@1 kHz,杂散抑制达到-68 dBc,满足实际工程应用需求。<br />
<img alt="" src="ht
D触发器组成的_2N_1_2分频电路
D触发器组成的_2N_1_2分频电路
宽带射频功率放大器的数字预失真技术研究
<div>
本课题主要研究对象为数字预失真技术中的功放模型的建立及数字预失真算法的研究。功放的数学模型主要分为无记忆模型和记忆模型,分析了不同模型的参数估计的方法。针对以往常见的模型反转数字预失真算法,课题分析并使用了新颖的间接学习(indirect learning)数字预失真算法,从而有效避免了无法对功放模型进行求逆的缺陷,并在此架构下仿真了不同功放模型的参数估计对于数字预失真效果的影响。针
平行耦合微带线带通滤波器的设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">平行耦合微带线带通滤波器在微波电路系统中广泛应用。为了提高带通滤波器性能,缩短设计周期,采用奇偶模原理分析与ADS(Advanced Design System)仿真相结合的方法,设计出一个中心频率为2.5 GHz,相
同步RS触发器工作特性的Multisim仿真
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">给出了具有置0、置1功能及不确定输出状态的同步RS触发器的Multisim仿真方法,即用字组产生器产生所需的各类输入信号,用四踪示波器同步显示输入信号及状
虚拟维修技术综述
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">近年来,虚拟现实技术蓬勃发展,由此带来了装备维修领域的重大革新,即虚拟维修技术。在维修训练和维修性设计分析领域,虚拟维修技术的研究取得了一系列重大进展,
实现UXGA解决方案的双通道AD9981设计准则
<div>
借助AD9981,利用一种双芯片“乒乓”配置可以实现超过110 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9981设计有多种实现方式。本应用笔记旨在让用户了解在实现这种配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。<br />
<img alt=""
基于PN结的热电偶补偿电路设计
分析了几种常用的热电偶冷端补偿方法的优缺点,根据1N4148在恒流条件下其管压降与温度的线性关系设计了一种基于PN结的热电偶冷端补偿电路。该补偿方法具有成本低、精度高、通用性强等优点,该电路可以对不同型号的热电偶进行冷端补偿,同时具有断偶检测功能。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12032Q51Q6163.jp
基于卡尔曼滤波与Mean Shift的运动车辆跟踪
<span id="LbZY">针对Mean Shift算法不能跟踪快速目标、跟踪过程中窗宽的大小保持不变的特点。首先,卡尔曼滤波器初步预测目标在本帧的可能位置;其次, Mean Shift算法在这点的邻域内寻找目标真实的位置;最后,在目标出现大比例遮挡情况时,利用卡尔曼残差来关闭和打开卡尔曼滤波器。实验表明该算法在目标尺度变化、遮挡等情况下对快速运动的目标能够取得较好的跟踪效果。</span><
对OC门的研究及其应用
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">为了让读者确实理解TTL与非门与OC门的区别,熟练地掌握OC门的应用,通过对TTL与非门的分析,和对其弊端的指出,说明研制O
有源滤波器建模与控制策略研究
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">合理利用有效的控制策略提高有源滤波器的本身的补偿性能越来越成为各国学者研究重点。本文从有源滤波器的数学模型出发,详述有源滤波
C波段介质振荡器的研究与设计
利用负阻原理设计了5.9 GHz介质振荡器(DRO),采用HFSS软件对介质谐振块(DR)进行三维仿真,应用Agilent公司的ADS软件对DRO进行了优化设计和非线性分析,用该方法制作的并联反馈式DRO性能良好,输出功率为10 dBm,相位噪声达到-100 dBc/Hz@10 kHz,-124 dBc/Hz@100 kHz。<br />
<img alt="" src="http://dl.ee
基于声卡的信号发生和示波器设计
功能是:基于声卡的虚拟信号发生器和基于声卡的虚拟示波器 信号发生器是:1、以声卡代替DAQ作为输出卡,2、能发生的信号包括:正弦波、三角波、方波、斜波、调幅、调频、随机、指数、对数、微分、积分及任意公式信号,3、具有存储功能 示波器:1、、以声卡代替DAQ作为输入卡,2、具有频谱分析、储存记忆、多种滤波、多种信号分析与处理功能
ADC采样信息ADM1275、ADM1276、ADM1075
<div>
ADM1275、ADM1276和ADM1075均共用同样的基本模数转换器(ADC)内核和PMBus接口。这些器件在平均计算和ADC寄存器更新方面存在一些细微差异。从ADM1275、ADM1276或ADM1075器件快速读取数据时,也需要考虑一些因素和限制。本应用笔记介绍了每种器件的ADC操作,以及如何将其数据速率提到最高(如需要)。<br />
<img alt="" src="h
AD量化位数对抗干扰性能影响
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">数字接收机输入端的信噪比对其捕获性能具有较大的影响,文中通过理论和大量实验反正分析了量化位数对导航信号相对捕获峰值及信噪比的影响,并分析了在给定抗干扰指
CMOS工艺多功能数字芯片的输出缓冲电路设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的