Group

共 181 篇文章
Group 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 181 篇文章,持续更新中。

基于“真实问题”的单片机创新实验设计与实现

<p>针对当前高校人才培养与社会需求之间存在的结构性矛盾,为更好地明确服务面向,推进“真实问题”导向下的单片机创新实验教学改革.学号151003135为负责人的实验小组选取生活中腿脚不便的老年人出行问题,设计并搭建出行助手“拐杖”,使其具备障碍提醒、道路照明、实时定位、音乐播放等功能,从而一定程度上有效地防止老人摔倒、老人走失等问题的发生.实践证明,在以真实问题为导向的教学模式下,引导学生通过问题

“互联网+”背景下的单片机课程群建设改革实践

<p>针对“互联网+”的背景下,传统课程教学目标单一且不连贯的缺点,提出了构建以单片机系列硬件课程为核心的课程群建设方案,并通过修订教学大纲、提高教学水平丰富教学资源、要求并引导学生参加各类创新创业项目和学科竞赛项目等措施对课程群进行建设。通过实践证明,该课程群的建设,可以提高学生的创新创造能力,适应培养解决复杂问题的工程型人才的要求。</p><p>Considering of the Inter

C#基础教程-查询-select、group子句分组

<p>文档为C#基础教程-查询-select、group子句分组总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,</p>

JTAG接口

JTAG(Joint Test Action Group;联合测试行动小组)是一种国际标准测试协议(IEEE 1149.1兼容),主要用于芯片内部测试。

滤波器综合手册

介绍滤波器设计的经典书籍.Handbook of Filter Synthesis, originally published in 1967 is the classic reference for continuous time filter design. The plots of filter behaviour for different designs, such as ripple

关于USB,你想知道的都在这里

新一代USB 3.0标准已经正式完成并公开发布。新规范提供了十倍于USB 2.0的传输速度和更高的节能效率,可广泛用于PC外围设备和消费电子产品。最大传输带宽高达5.0Gbps,也就是625MB/s,同时在使用A型的接口时向下兼容。2013年12月3日USB 3.0 Promoter Group正式宣布USB 3.1诞生。也是如今USB的最高规格,其最大优势就是将数据传输速度提升至10Gbps。请

IGMP snooping

本章节描述了Internet Group Management Protocol Snooping(简称IGMP snooping)的相关 内容。 锐捷网络公司开发的IGMP Snooping可以分IVGL模式、SVGL模式、IVGL-SVGL共存模式以及 DISABLE模式。S3750-24、S3750-48系列交换机不支持源IP检查,而S3550-24、S3550-48系列交换机支持源IP

福利,自制JLINK,教你12元做一个JLINK

网上买个正版JLINK至少也要五十块,现在共享一套12元以下的制作JLINK方案,可进行SWD下载和仿真 原理图和固件在附件中,下载方式和http://bbs.ickey.cn/group-topic-id-29584.html中的固件下载方式相同,电脑驱动使用原装JLINK驱动即可

ARDUINO技术内幕

《arduino技术内幕》摒弃了大量基础知识,全面深入揭秘arduino 的内部工作原理。其中,它通过“led 闪灯”、“led照明”、“数字钟”等示例作品由浅入深、由易而难介绍arduino 开发,并最后以一个“自动机器人”示例总结全书,不仅介绍了可用的软硬件及软硬件间的协作,阐述了软硬件的选取与设计,而且分析了项目管理(包括文档化、团队工作与协作开发以及如何选择许可方式)方面的内容。另外,读者

USB接口设计大全(由浅入深全解析)

<p>USB2.0</p><p><br/></p><p>  USB2.0规范是由USB1.1规范演变而来的。它的传输速率达到了480Mbps,折算为MB为60MB/s,足以满足大多数外设的速率要求。USB 2.0中的“增强主机控制器接口”(EHCI)定义了一个与USB 1.1相兼容的架构。它可以用USB 2.0的驱动程序驱动USB 1.1设备。也就是说,所有支持USB 1.1的设备都可以直接在US

MIPI-C-PHY 规范文档资料

<p>MIPI C-PHY is developed by the MIPI PHY Working Group. Operation and available data rates for a link can be asymmetrical, which enables implementers to optimize the transfer rates to system needs.

LLC电路基本原理分析及公式推导(ST)

<p>Simplified Analysis and Design of Seriesresonant LLC Half-bridge Converters&nbsp;</p><p>MLD GROUP INDUSTRIAL &amp; POWER CONVERSION DIVISION</p><p>LLC series-resonant Half-bridge: operation and sig

JTAG基础知识

<p>IEEE1149.1的产生</p><p>1985年由IBM、AT&amp;T、Texas Instruments、Philips Electronics NV、Siemens、Alcatel和Ericsson等公司成立的JETAG</p><p>(Joint European Test Action Group)提出了边界扫描技术。1986年由于其它地区的一些公司的加入,JETAG改名为JTA

通信应用中差分电路设计的相关技术

<p>DVI(Digital Visual Interface),是1999年由Silicon Im-</p><p>age、lntel(英特尔)、Compaq(康柏)、IBM、HP(惠普)、NEC、Fujitsu(富士通)等公司共同组成的数字显示工作组DDWG(Digital Display Working Group)推出的接口标准,其外观是一个24针的接插件(中-1。</p><p>DVI接口采

CPCI标准规范中文版.pdf

<p>Compact PCI(Compact Peripheral Component Interconnect)简称CPCI,中文又称紧凑型PCI,是国际工业计算机制造者联合会(PCI Industrial Computer Manufacturer&#39;s Group,简称PICMG)于1994提出来的一种总线接口标准。是以PCI电气规范为标准的高性能工业用总线。为了将PCI SIG的PC

基于MSP430单片机及FPGA的简易数字示波器

<p>数字示波器功能强大,使用方便,但是价格相对昂贵。本文以Ti的MSP430F5529为主控器,以Altera公司的EP2C5T144C8 FPGA器件为逻辑控制部件设计数字示波器。模拟信号经程控放大、整形电路后形成方波信号送至FPGA测频,根据频率值选择采用片上及片外高速AD分段采样。FPGA控制片外AD采样并将数据输入到FIFO模块中缓存,由单片机进行频谱分析。测试表明:简易示波器可以实现自

基于FPGA设计的相关论文资料大全 84篇

<p>基于FPGA设计的相关论文资料大全 84篇</p><p><br/></p><p>用FPGA实现FFT的研究 刘朝晖  韩月秋 摘 要 目的 针对高速数字信号处理的要求,给出了用现场可编程门阵列(FPGA)实现的 快速傅里叶变换(FFT)方案.方法 算法为按时间抽取的基4算法,采用递归结构的块浮点运 算方案,蝶算过程只扩展两个符号位以适应雷达信号处理的特点,乘法器由阵列乘法器实 现.

CPCI_E标准规范 CompactPCI® Express Specification

<p>CPCI_E标准规范 CompactPCI® Express Specification</p><p><br/></p><p>The documents in this section may be useful for reference when reading the specification. The &nbsp;revision listed for each document

Power Electronics And Motor Drives Advances

I am presenting this novel book on advances and trends in power electronics and motor<br /> drives to the professional community with the expectation that it will be given the same<br /> wide and enth

Advanced+Chipless+RFID

The author’s group has developed various chipless RFID tags and reader architectures<br /> at 2.45, 4–8, 24, and 60 GHz. These results were published extensively in the form of<br /> books, book chapt