虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

Field Panel

  • PCB快速拼版软件(企业版)下载

    资料介绍说明 PCB panel Setup 企业版:该软件简单易用,功能强大。具有单拼和双拼俩种开料方式。开料引擎采用精确验证的枚举算法编写。 一确保开料结果最优化。同时该软件具有开料图形的打印和保存功能。

    标签: PCB 软件 企业版

    上传时间: 2014-01-17

    上传用户:testAPP

  • MAXQUSBJTAGOW评估板软件

    MAXQUSBJTAGOW评估板软件:关键特性 Easily Load and Debug Code Interface Provides In-Application Debugging Features Step-by-Step Execution Tracing Breakpointing by Code Address, Data Memory Address, or Register Access Data Memory View and Edit Supports Logic Levels from 1.1V to 3.6V Supports JTAG and 1-Wire Protocols Each Adapter Has Its Own Unique Serial ID, Allowing Multiple Adapters to be Connected Without COM Port Conflicts Has In-Field Upgradable Capability if Firmware Needs to be Upgraded Enclosure Protects from Shorts and ESD

    标签: MAXQUSBJTAGOW 评估板 软件

    上传时间: 2013-10-24

    上传用户:teddysha

  • pcb源博自动拼板开料系统下载

    一下就是pcb源博自动拼板开料系统下载资料介绍说明: 一、约定术语:   大板(Sheet)(也叫板料):是制造印制电路板的基板材料,也叫覆铜板,有多种规格。如:1220X1016mm。   拼板(Panel)(也叫生产板):由系统根据拼板设定的的范围(拼板最大长度、最小长度和拼板最大宽度、最小宽度)自动生成;   套板(Unit):有时是客户定单的产品尺寸(Width*Height);有时是由多个客户定单的产品尺寸组成(当客户定单的尺寸很小时即常说的连片尺寸)。一个套板由一个或多个单元(Pcs)组成;   单元(Pcs): 客户定单的产品尺寸。   套板间距(DX、DY)尺寸 :套板在拼板中排列时,两个套板之间的间隔。套板长度与长度方向之间的间隔叫DX尺寸;套板宽度与宽度方向之间的间隔叫DY尺寸。   拼板工艺边(DX、DY)尺寸(也叫工作边或夹板边):套板与拼板边缘之间的尺寸。套板长度方向与拼板边缘之间的尺寸叫DX工艺边;套板宽度方向与拼板边缘之间的尺寸叫DY工艺边。   单元数/每套:每个套板包含有多少个单元   规定套板数:在开料时规定最大拼板包含多少个套板   套板混排:在一个拼板里面,允许一部份套板横排,一部份套板竖排。 开料模式:开料后,每一种板材都有几十种开料情况,甚至多达几百种开料情况。怎样从中选出最优的方案?根据大部份PCB厂的开料经验,我们总结出了5种开料模式:1为单一拼板不混排;2为单一拼板允许混排;3、4、5开料模式都是允许二至三种拼板,但其排列的方式和计算的方法可能不同(从左上角开始向右面和下面分、从左到右、从上到下、或两者结合)在后面的拼板合并 中有开料模式示意图。其中每一种开料模式都选出一种最优的方案,所以每一种板材就显示5种开料方案。(选择的原则是:在允许的拼板种类范围内,拼板数量最少、拼板最大、拼板的种类最少。)    二、 开料方式介绍(开料方式共有四个选项):   1、单一拼板:只开一种拼板。   2、最多两种拼板:开料时最多有两种拼板。   3、允许三种拼板:开料时最多可开出三种拼板。(也叫ABC板)   4、使用详细算法:该选项主要作用:当套板尺寸很小时(如:50X20),速度会比较慢,可以采用去掉详细算法选项,速度就会比较快且利用率一般都一样。建议:如产品尺寸小于50mm时,采用套板设定(即连片开料)进行开料,或去掉使用详细算法选项进行开料。    三、 开料方法的选择   1、常规开料:主要用于产品的尺寸就是套板尺寸,或人为确定了套板尺寸   直接输入套板尺寸,确定套板间距(DX、DY)尺寸,确定拼板工艺边(DX、DY)尺寸,选择生产板材(板料)尺寸,用鼠标点击开料(cut)按钮即可开料。   2、套板设定开料(连片开料):主要用于产品尺寸较小,由系统自动选择最佳套板尺寸。   套板设定开料 可以根据套板的参数选择不同套板来开料,从而确定那一种套板最好,利用率最高。从而提高板料利用率,又方便生产。

    标签: pcb 自动 拼板

    上传时间: 2013-10-24

    上传用户:saharawalker

  • PCB快速拼版软件(企业版)下载

    资料介绍说明 PCB panel Setup 企业版:该软件简单易用,功能强大。具有单拼和双拼俩种开料方式。开料引擎采用精确验证的枚举算法编写。 一确保开料结果最优化。同时该软件具有开料图形的打印和保存功能。

    标签: PCB 软件 企业版

    上传时间: 2013-10-14

    上传用户:dyctj

  • pcb源博自动拼板开料系统下载

    一下就是pcb源博自动拼板开料系统下载资料介绍说明: 一、约定术语:   大板(Sheet)(也叫板料):是制造印制电路板的基板材料,也叫覆铜板,有多种规格。如:1220X1016mm。   拼板(Panel)(也叫生产板):由系统根据拼板设定的的范围(拼板最大长度、最小长度和拼板最大宽度、最小宽度)自动生成;   套板(Unit):有时是客户定单的产品尺寸(Width*Height);有时是由多个客户定单的产品尺寸组成(当客户定单的尺寸很小时即常说的连片尺寸)。一个套板由一个或多个单元(Pcs)组成;   单元(Pcs): 客户定单的产品尺寸。   套板间距(DX、DY)尺寸 :套板在拼板中排列时,两个套板之间的间隔。套板长度与长度方向之间的间隔叫DX尺寸;套板宽度与宽度方向之间的间隔叫DY尺寸。   拼板工艺边(DX、DY)尺寸(也叫工作边或夹板边):套板与拼板边缘之间的尺寸。套板长度方向与拼板边缘之间的尺寸叫DX工艺边;套板宽度方向与拼板边缘之间的尺寸叫DY工艺边。   单元数/每套:每个套板包含有多少个单元   规定套板数:在开料时规定最大拼板包含多少个套板   套板混排:在一个拼板里面,允许一部份套板横排,一部份套板竖排。 开料模式:开料后,每一种板材都有几十种开料情况,甚至多达几百种开料情况。怎样从中选出最优的方案?根据大部份PCB厂的开料经验,我们总结出了5种开料模式:1为单一拼板不混排;2为单一拼板允许混排;3、4、5开料模式都是允许二至三种拼板,但其排列的方式和计算的方法可能不同(从左上角开始向右面和下面分、从左到右、从上到下、或两者结合)在后面的拼板合并 中有开料模式示意图。其中每一种开料模式都选出一种最优的方案,所以每一种板材就显示5种开料方案。(选择的原则是:在允许的拼板种类范围内,拼板数量最少、拼板最大、拼板的种类最少。)    二、 开料方式介绍(开料方式共有四个选项):   1、单一拼板:只开一种拼板。   2、最多两种拼板:开料时最多有两种拼板。   3、允许三种拼板:开料时最多可开出三种拼板。(也叫ABC板)   4、使用详细算法:该选项主要作用:当套板尺寸很小时(如:50X20),速度会比较慢,可以采用去掉详细算法选项,速度就会比较快且利用率一般都一样。建议:如产品尺寸小于50mm时,采用套板设定(即连片开料)进行开料,或去掉使用详细算法选项进行开料。    三、 开料方法的选择   1、常规开料:主要用于产品的尺寸就是套板尺寸,或人为确定了套板尺寸   直接输入套板尺寸,确定套板间距(DX、DY)尺寸,确定拼板工艺边(DX、DY)尺寸,选择生产板材(板料)尺寸,用鼠标点击开料(cut)按钮即可开料。   2、套板设定开料(连片开料):主要用于产品尺寸较小,由系统自动选择最佳套板尺寸。   套板设定开料 可以根据套板的参数选择不同套板来开料,从而确定那一种套板最好,利用率最高。从而提高板料利用率,又方便生产。

    标签: pcb 自动 拼板

    上传时间: 2013-11-11

    上传用户:yimoney

  • MAXQUSBJTAGOW评估板软件

    MAXQUSBJTAGOW评估板软件:关键特性 Easily Load and Debug Code Interface Provides In-Application Debugging Features Step-by-Step Execution Tracing Breakpointing by Code Address, Data Memory Address, or Register Access Data Memory View and Edit Supports Logic Levels from 1.1V to 3.6V Supports JTAG and 1-Wire Protocols Each Adapter Has Its Own Unique Serial ID, Allowing Multiple Adapters to be Connected Without COM Port Conflicts Has In-Field Upgradable Capability if Firmware Needs to be Upgraded Enclosure Protects from Shorts and ESD

    标签: MAXQUSBJTAGOW 评估板 软件

    上传时间: 2013-11-23

    上传用户:truth12

  • Create a 1-Wire Master with Xilinx PicoBlaze

    Abstract: Designers who must interface 1-Wire temperature sensors with Xilinx field-programmable gate arrays(FPGAs) can use this reference design to drive a DS28EA00 1-Wire slave device. The downloadable softwarementioned in this document can also be used as a starting point to connect other 1-Wire slave devices. The systemimplements a 1-Wire master connected to a UART and outputs temperature to a PC from the DS28EA00 temperaturesensor. In addition, high/low alarm outputs are displayed from the DS28EA00 PIO pins using LEDs.

    标签: PicoBlaze Create Master Xilinx

    上传时间: 2013-11-12

    上传用户:大三三

  • Analog Solutions for Altera FPGAs

    Designing withProgrammable Logicin an Analog WorldProgrammable logic devices revolutionizeddigital design over 25 years ago,promising designers a blank chip todesign literally any function and programit in the field. PLDs can be low-logicdensity devices that use nonvolatilesea-of-gates cells called complexprogrammable logic devices (CPLDs)or they can be high-density devicesbased on SRAM look-up tables (LUTs)

    标签: Solutions Analog Altera FPGAs

    上传时间: 2013-10-27

    上传用户:fredguo

  • Analog Solutions for Xilinx FPGAs

    Designing withProgrammable Logicin an Analog WorldProgrammable logic devicesrevolutionized digital design over 25years ago, promising designers a blankchip to design literally any functionand program it in the field. PLDs canbe low-logic density devices that usenonvolatile sea-of-gates cells calledcomplex programmable logic devices(CPLDs) or they can be high-densitydevices based on SRAM look-up tables

    标签: Solutions Analog Xilinx FPGAs

    上传时间: 2013-11-07

    上传用户:suicone

  • XAPP098 - Spartan FPGA低成本、高效率串行配置

    This application note shows how to achieve low-cost, efficient serial configuration for Spartan FPGA designs. The approachrecommended here takes advantage of unused resources in a design, thereby reducing the cost, part count, memory size,and board space associated with the serial configuration circuitry. As a result, neither processor nor PROM needs to be fullydedicated to performing Spartan configuration.In particular, information is provided on how the idle processing time of an on-board controller can be used to loadconfiguration data from an off-board source. As a result, it is possible to upgrade a Spartan design in the field by sending thebitstream over a network.

    标签: Spartan XAPP FPGA 098

    上传时间: 2013-11-01

    上传用户:wojiaohs