FPGA DDR3 存储管理
共 43 篇文章
FPGA DDR3 存储管理 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 43 篇文章,持续更新中。
VI电子称程序下载
资料介绍说明:<br />
1.本程序只在Windows XP 平台上经过完整测试,因此只能保证该程序在winXP系统下运行正确。<br />
2.由于本程序使用了Access数据库,因此需要计算机安装有Microsoft Access。<br />
3.将本程序下载到本地计算机后,需要建立与用户信息.mdb的ODBC链接。建立方法如下: 进入开始菜单 控制面板 管理工具 数据源(ODBC),建立
什么是超电解电容器
什么是超级电容器? <BR><BR>◆ 超级电容器(supercapacitor,ultracapacitor),又叫双电层电容器(Electrical Doule-Layer Capacitor)、黄金电容、法拉电容,通过极化电解质来储能。它是一种电化学元件,但在其储能的过程并不发生化学反应,这种储能过程是可逆的,也正因为此超级电容器可以反复充放电数十万次。 <BR><BR>◆ 超级电容器可以被
应用电子技术
应用电子技术是一门学科,培养具备智能电子产品设计、质量检测、生产管理等方面的基本理论知识和基本技能,能在电子领域和部门生产第一线从事智能电子产品的设计与开发、质量检测、生产管理、智能电子产品的销售和技术支持技能应用型人才。也有同名书籍,一般作为教材使用。
一种基于LBT的分布式图像压缩算法
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">无线多媒体传感器网络(WMSNs)中传感器节点采集的数据量非常大,在传输前需对大数据量的多媒体信息进行压缩处理,但是单节点能源受限,存储、处理能力相对较
MT-009 数据转换器代码——您能解译这些代码吗?
模数转换器(ADC)将模拟量——现实世界中绝大部分现象的特征——转换为数字语言,以便用于信息处理、计算、数据传输和控制系统。数模转换器(DAC)则用于将发送或存储的数据,或者数字处理的结果,再转换为现实世界的变量,以便控制、显示信息或进一步进行模拟处理
ADP1047_ADP1048的先进功率计量功能
<div>
能源成本不断提高,推动数据中心和其它相关的计算业务寻找全方位的智能电源管理策略。此类策略的实现要求准确采集包括电源在内的所有各级的功耗数据。如今,数字通信技术和智能电源简化了这项任务,但要实现精确的电能计量,仍然存在一些实际的挑战,因为电源(除少数例外)不是测量设备。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/82901
5 Gsps高速数据采集系统的设计与实现
<p>
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数
VMI技术研究综述
<span id="LbZY">虚拟机自省(Virtual Machine Introspection,VMI)技术充分利用虚拟机管理器的较高权限,可以实现在单独的虚拟机中部署安全工具对目标虚拟机进行监测,为进行各种安全研究工作提供了很好的解决途径,从而随着虚拟化技术的发展成为一种应用趋势。基于为更深入的理解和更好的应用VMI技术提供参考作用的目的,本文对VMI技术进行了分析研究。采用分析总结的方
基于遗传算法的组合逻辑电路设计的FPGA实现
<p>
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于遗传算法的组合逻辑电路的自动设计,依据给出的真值表,利用遗传算法自动生成符合要求的组合逻辑电路。由于遗传算法本身固有的并行性,采用软件实现的方法在速度上往往受到本质是串行计算的计算机制约,因此采用硬件化设
基于CUDA的红外图像快速增强算法研究
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对红外图像边缘模糊,对比度低的问题,文中研究了改进的中值滤波和改进的Sobel边缘检测对红外图像进行处理。在对处理后图像的特征进行分析的基础上,研究了
证券模拟实验室管理制度
证券模拟实验室工作人员日常行为准则<BR>1、 必须注意环境卫生。禁止在实验室、办公室内吃食物、抽烟、随地吐痰;对于意外或工作过程中污染实验室地板和其它物品的,必须及时采取措施清理干净,保持实验室无尘洁净环境。 <BR>2、 必须注意个人卫生。工作人员仪表、穿着要整齐、谈吐文雅、举止大方。 <BR>3、 实验室用品要各归其位,不能随意乱放。 <BR>4、 实验室应安排人员值日,负责实验室的日常整理
一种DDS任意波形发生器的ROM优化方法
<span style="color: rgb(102, 102, 102); font-family: 宋体, Arial, Helvetica, sans-serif; line-height: 25px;">提出了一种改进的基于直接频率合成技术(DDS)的任意波形发生器在现场可编程门阵列(FPGA)上的实现方法。首先将三角波、正弦波、方波和升/降锯齿波的波形数据写入片外存储器,当调用时再将相
基于FPGA的全新数字化PCM中频解调器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了对中频PCM信号进行直接解调,提出一种全新的数字化PCM中频解调器的设计方法。在实现过程中,采用大规模的FPGA芯片对位帧同步器进行了融合,便于设备的集成化和小型化。这种新型的中频解调器比传统的基带解调器具有硬件成
基于选择进位32位加法器的硬件电路实现
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单
时钟分相技术应用
<p>
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br />
关键词: 时钟分相技术; 应用<br />
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203<br />
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br />
性能。尤其现代电子系统对性
4-20mA~0-5V两通道模拟信号隔离采集A D转换器
isoad系列产品实现传感器和主机之间的信号安全隔离和高精度数字采集与传输,广泛应用于rs-232/485总线工业自动化控制系统,4-20ma / 0-10v信号测量、监视和控制,小信号的测量以及工业现场信号隔离及长线传输等远程监控场合。通过软件的配置,可接入多种传感器类型,包括电流输出型、电压输出型、以及热电偶等等。 产品内部包括电源隔离,信号隔离、线性化,a/d转换和rs-485串行通信等模块
基于FPGA的MSK调制器设计与实现
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">介绍了MSK信号的优点,并分析了其实现原理,提出一种MSK高性能数字调制器的FPGA实现方案;采用自顶向下的设计思想,将系统分成串/并变换器、差分编码器、数控振荡器、移相器、乘法电路和加法电路等6大模块,重点论述了串/
宽带低EVM直接变频发射机
本电路为宽带直接变频发射机模拟部分的完整实施方案(模拟基带输入、RF输出)。通过使用锁相环(PLL)和宽带集成电压控制振荡器(VCO),本电路支持500 MHz至4.4 GHz范围内的RF频率。PLL中的LO执行谐波滤波,确保提供出色的正交精度。低噪声LDO确保电源管理方案对相位噪声和EVM没有不利影响。这种器件组合可以提供500 MHz至4.4 GHz频率范围内业界领先的直接变频发射机性能。<b
纯数字FPGA数字变频技术的方案
FPGA数字变频技术的方案,可以和DSP配合使用。
基于DDFS的程控音频仪器测试信号源设计
<span id="LbZY">文中介绍一种基于DDFS(直接频率合成)技术的可编程音频仪器测试信号源设计。该系统采用单片机作为控制器,以FPGA(现场可编程门阵列)作为信号源的主要平台,利用DDFS技术产生一个按指数衰减的频率可调正弦衰减信号。测试结果表明,该系统产生的信号其幅度可以按指数规律衰减;其频率可以在1~4 KHz频率范围内按1 Hz步长步进。可以方便的用于测试音频仪器设备的放大和滤波