FPGA黑金资料
共 87 篇文章
FPGA黑金资料 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 87 篇文章,持续更新中。
nxp资料代码
恩智浦元器件丝印代码查询。ZXP公司资料
盐雾试验方法和判定标准
本文档详细介绍了盐雾试验方法和判定标准,是不得多的的参考资料
机械原理与机械设计 -经典PPT课件教程
<p>机械原理与机械设计适用于高等学校机械类专业本科的机械原理和机械设计两门课程的教学。上册第一篇中紧密结合几种典型机器的实例,引出一些基本概念,并介绍机械设计的一般过程和进行机械设计所需要的知识结构。第二、三、四篇分别介绍机构的组成和分析、常用机构及其设计和机器动力学的基础知识,为机械原理课程的主要内容。下册第五、六篇分别介绍机械零部件的工作能力设计和结构设计,为机械设计课程的主要内容。&ldq
VI电子称程序下载
资料介绍说明:<br />
1.本程序只在Windows XP 平台上经过完整测试,因此只能保证该程序在winXP系统下运行正确。<br />
2.由于本程序使用了Access数据库,因此需要计算机安装有Microsoft Access。<br />
3.将本程序下载到本地计算机后,需要建立与用户信息.mdb的ODBC链接。建立方法如下: 进入开始菜单 控制面板 管理工具 数据源(ODBC),建立
AD603程控增益放大器的全部资料
AD603程控增益放大器的全部资料介绍 电子开发必备
完整版AD9854资料
淘宝买的 完整版 波形程序 外围接口芯片连接 等
ADC0809中文资料大全
ad转换器
COOLMOS_原理结构
看到不少网友对COOLMOS感兴趣,把自己收集整理的资料、个人理解发出来,与大家共享。个人理解不一定完全正确,仅供参考。COOLMOS(super junction)原理,与普通VDMOS的差异如下:<br />
对于常规VDMOS器件结构,大家都知道Rdson与BV这一对矛盾关系,要想提高BV,都是从减小EPI参杂浓度着手,但是外延层又是正向电流流通的通道,EPI参杂浓度减小了,电阻必然变大,R
模拟集成电路及其应用(运放讲解清晰)
我见过的讲解最清晰易懂的运放资料,值得下载
FIR数字滤波器原理设计及作用
fir数字滤波器设计 很好的资料
关于基本放大电路输出电阻的讨论
资料详细全面
HSPICE 入门教材原文资料
HSPICE 入门教材原文资料
模拟基础电路全部课件(超全)
基础电路分析以及基础资料,初学者必看。。
基于遗传算法的组合逻辑电路设计的FPGA实现
<p>
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于遗传算法的组合逻辑电路的自动设计,依据给出的真值表,利用遗传算法自动生成符合要求的组合逻辑电路。由于遗传算法本身固有的并行性,采用软件实现的方法在速度上往往受到本质是串行计算的计算机制约,因此采用硬件化设
一种DDS任意波形发生器的ROM优化方法
<span style="color: rgb(102, 102, 102); font-family: 宋体, Arial, Helvetica, sans-serif; line-height: 25px;">提出了一种改进的基于直接频率合成技术(DDS)的任意波形发生器在现场可编程门阵列(FPGA)上的实现方法。首先将三角波、正弦波、方波和升/降锯齿波的波形数据写入片外存储器,当调用时再将相
集成运算放大器应用手册.part6
电子爱好者和电子工程师必备资料
MAX5713-MAX5715数据资料
<div>
The MAX5713/MAX5714/MAX5715 4-channel, low-power,8-/10-/12-bit, voltage-output digital-to-analog converters(DACs) include output buffers and an internal referencethat is selectable to be 2.048V
基于FPGA的全新数字化PCM中频解调器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了对中频PCM信号进行直接解调,提出一种全新的数字化PCM中频解调器的设计方法。在实现过程中,采用大规模的FPGA芯片对位帧同步器进行了融合,便于设备的集成化和小型化。这种新型的中频解调器比传统的基带解调器具有硬件成
MAX17600数据资料
The MAX17600–MAX17605 devices are high-speedMOSFET drivers capable of sinking /sourcing 4A peakcurrents. The devices have various inverting and noninvertingpart options that provide greate
基于选择进位32位加法器的硬件电路实现
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单