搜索结果
找到约 13,361 项符合
FIR数字滤波器 的查询结果
按分类筛选
- 全部分类
- 学术论文 (34)
- DSP编程 (19)
- matlab例程 (19)
- VHDL/FPGA/Verilog (14)
- 其他 (13)
- 技术资料 (13)
- 通讯/手机编程 (10)
- 教程资料 (8)
- 数值算法/人工智能 (6)
- 模拟电子 (5)
- 可编程逻辑 (4)
- 系统设计方案 (4)
- 其他书籍 (3)
- VIP专区 (3)
- 技术教程 (2)
- 单片机编程 (2)
- 电子书籍 (2)
- 嵌入式/单片机编程 (2)
- 软件设计/软件工程 (2)
- 单片机开发 (2)
- 中间件编程 (2)
- 书籍源码 (2)
- 源码 (2)
- 实用工具 (1)
- 数学计算 (1)
- 人工智能/神经网络 (1)
- STL (1)
- 软件工程 (1)
- 邮电通讯系统 (1)
- 教育系统应用 (1)
- 通讯编程文档 (1)
- 数据结构 (1)
- 汇编语言 (1)
- 文章/文档 (1)
- 认证考试资料 (1)
- 技术管理 (1)
- 论文 (1)
技术教程 FIR数字滤波器的DSP实现.rar
针对电力质量分析仪中的信号数字滤波处理部分,基于TMS320VC5402芯片的数字信号处理功能,采用窗函数法,借助MATLAB程序设计语言,设计了FIR数字滤波器,应用DSP汇编语言编程实现了该滤波器。实践证明,该滤波器准确度高、稳定性好,易于移植使用,具有较强的实用性与灵活性 ...
学术论文 FIR数字滤波器的FPGA最佳实现方法研究.rar
在图像处理、数据传输、雷达接收等现代信号处理领域,对信号处理的稳定性、实时性和灵活性都有很高的要求。FIR数字滤波器因其线性相位特性满足了现代信号处理领域对滤波器的高性能要求,成为应用最广泛的数字滤波器之一。高密度的FPGA兼顾实时性和灵活性,为FIR数字滤波器的实现提供了强大的硬件支持。 现今FIR数字滤波器的 ...
学术论文 基于FPGA的高速FIR数字滤波器设计.rar
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要 ...
学术论文 高速FIR数字滤波器在FPGA上的实现
常用的实时数字信号处理的器件有可编程的数字信号处理(DSP)芯片(如AD系列、TI系列)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)等。在工程实践中,往往要求对信号处理要有高速性、实时性和灵活性,而已有的一些软件和硬件实现方式则难以同时达到这几方面的要求。随着可编程逻辑器件和EDA技术的发展,使用FPGA来实现数字信号 ...
学术论文 基于FPGA的高速FIR数字滤波器设计
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要 ...
学术论文 基于FPGA的FIR数字滤波器算法
基于FPGA的FIR数字滤波器算法研究与设计实现
学术论文 基于DSP—TMS320C5402的FIR数字滤波器设计及实现
·基于DSP—TMS320C5402的FIR数字滤波器设计及实现
学术论文 FIR数字滤波器的DSP实现
·摘要:  针对电力质量分析仪中的信号数字滤波处理部分,基于TMS320VC5402芯片的数字信号处理功能,采用窗函数法,借助MATLAB程序设计语言,设计了FIR数字滤波器,应用DSP汇编语言编程实现了该滤波器.实践证明,该滤波器准确度高、稳定性好,易于移植使用,具有较强的实用性与灵活性.   ...
教程资料 FIR数字滤波器设计FPGA实现的研究
FIR数字滤波器设计FPGA实现的研究。流水线技术在文中得到了应用,提高了数据处理的速度
模拟电子 FIR数字滤波器的MATLAB仿真和DSP的实现
分析了数字滤波器的原理,介绍了采用窗体函数法完成FIR数字滤波器,包括MATLAB仿真和DSP的实现方法。通过MATLAB仿真验证了所设计的滤波器具有良好的滤波功能,以TMS320F2812DSP为核心器件,用DSP控制器来实现FFT算法完成多点、实时控制。实验结果表明,该设计性能稳定、效果良好、实用性强。
...