利用并口来实现JTAG测试,其中需要安装驱动
上传时间: 2015-05-12
上传用户:亚亚娟娟123
AVR ISP/JTAG下载器全部资料,包括原理图/PCB/烧录的文件.支持AVR STDIO下载.
上传时间: 2013-12-31
上传用户:playboys0
MSP430单片机JTAG,PROTEL原理图及PCB板图
上传时间: 2015-05-15
上传用户:exxxds
Open Jtag小组的产品。有了它,您将可以用简易并口JTAG小板在ADS中进行调试!感谢twentyone的杰出工作!
上传时间: 2015-05-15
上传用户:懒龙1988
JTAG CPLD实现源代码,比用简单并口调试器快5倍以上。 以前总觉得简单的并口jtag板速度太慢,特别是调试bootloader的时候,简直难以忍受。最近没什么事情,于是补习了几天vhdl,用cpld实现了一个快速的jtag转换板。cpld用epm7128stc100-15,晶振20兆,tck频率5兆。用sjf2410作测试,以前写50k的文件用时5分钟,现在则是50秒左右。tck的频率还可以加倍,但是不太稳定,而且速度的瓶颈已经不在tck这里,而在通讯上面了。
上传时间: 2015-05-16
上传用户:xsnjzljj
经典s3c44b0xBios引导程序代码内含详细说明 烧写步骤 1> 开发板上电 2> 执行Debug目录下的F.bat文件将bios程序烧写到flash中 3> 将PC配置为192.168.111网段 4> 用交叉网线连接开发板和PC 5> 运行串口监视软件,波特率115200 6> 开发板复位
上传时间: 2015-05-18
上传用户:pinksun9
XilinxJTAG.rar xilinx CPLD,FPGA的JTAG口使用说明.
标签: XilinxJTAG xilinx CPLD FPGA
上传时间: 2014-01-20
上传用户:lindor
本资料说明如何采用Multi-ICE 和ADS通过JTAG口在线烧写FLASH 1,在axd命令行中使用ob anorom.ini 2,按照提示烧写, load_addr = 0 仅作参考
上传时间: 2013-12-23
上传用户:wangdean1101
这篇文章主要介绍ARM JTAG调试的基本原理。基本的内容包括了TAP (TEST ACCESS PORT) 和BOUNDARY-SCAN ARCHITECTURE的介绍,在此基础上,结合ARM7TDMI详细介绍了的JTAG调试原理。
标签: BOUNDARY-SCAN ARCHITECTURE ACCESS JTAG
上传时间: 2015-05-20
上传用户:caozhizhi
将A、B、C、D、E、F这六个变量排成如图所示的三角形,这六个变量分别取[1,6]上的整数,且均不相同。求使三角形三条边上的变量之和相等的全部解。如图就是一个解。
上传时间: 2013-12-16
上传用户:GHF